注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁出版圖書科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)計(jì)算機(jī)組織與體系結(jié)構(gòu)微型計(jì)算機(jī)原理

微型計(jì)算機(jī)原理

微型計(jì)算機(jī)原理

定 價:¥29.00

作 者: 李廣軍等編
出版社: 電子科技大學(xué)出版社
叢編項(xiàng):
標(biāo) 簽: 微型計(jì)算機(jī)

購買這本書可以去


ISBN: 9787810657242 出版時間: 2001-01-01 包裝: 平裝
開本: 26cm 頁數(shù): 415頁 字?jǐn)?shù):  

內(nèi)容簡介

  《高等學(xué)校教材:微型計(jì)算機(jī)原理》依據(jù)國家教育部計(jì)算機(jī)基礎(chǔ)課程指導(dǎo)委員會制定的“高等學(xué)校工科非計(jì)算機(jī)專業(yè)《微型計(jì)算機(jī)原理及應(yīng)用》課程基本要求”編寫而成?!陡叩葘W(xué)校教材:微型計(jì)算機(jī)原理》從計(jì)算機(jī)應(yīng)用需求出發(fā),以Intel80X86/Pentium微處理器和PC系列微機(jī)為背景,講述了微型計(jì)算機(jī)的硬件組成、系統(tǒng)結(jié)構(gòu)及應(yīng)用基礎(chǔ),系統(tǒng)介紹了計(jì)算機(jī)基礎(chǔ)、微處理器結(jié)構(gòu)及系統(tǒng)、指令系統(tǒng)、匯編語言程序設(shè)計(jì)、存儲器、輸入,輸出和中斷技術(shù)、接口技術(shù)等內(nèi)容,并簡介微型計(jì)算機(jī)在嵌入式系統(tǒng)、ASIC設(shè)計(jì)、網(wǎng)絡(luò)接口及測控系統(tǒng)中的應(yīng)用。全書注重選材的科學(xué)性、先進(jìn)性和實(shí)用性,貫徹了原理、技術(shù)與應(yīng)用并重的內(nèi)容組織原則?!陡叩葘W(xué)校教材:微型計(jì)算機(jī)原理》可作為高等院校理工科非計(jì)算機(jī)專業(yè)的本科教材,也可作為研究生和各類計(jì)算機(jī)應(yīng)用培訓(xùn)班的教材以及??平虒W(xué)參考書,同時可供從事微機(jī)應(yīng)用開發(fā)的科技人員參考。

作者簡介

暫缺《微型計(jì)算機(jī)原理》作者簡介

圖書目錄

緒論
第一章 微型計(jì)算機(jī)系統(tǒng)組成及工作原理
1.1 計(jì)算機(jī)中的數(shù)值與編碼系統(tǒng)
1.1.1 計(jì)算機(jī)中數(shù)值的編碼
1.1.2 計(jì)算機(jī)中信息的編碼表示
1.1.3 基本數(shù)據(jù)類型
1.1.4 計(jì)算機(jī)的基本結(jié)構(gòu)
1.2 微型計(jì)算機(jī)基本工作原理
1.2.1 指令與程序概述
1.2.3 指令類別
1.2.3 指令與程序的執(zhí)行
1.2.4 程序執(zhí)行過程舉例
1.3 微型計(jì)算機(jī)的基本功能與先進(jìn)技術(shù)
1.3.1 順序執(zhí)行技術(shù)
1.3.2 微程序控制技術(shù)
1.3.3 流水線技術(shù)
1.3.4 高速緩沖存儲器技術(shù)
1.3.5 虛擬存儲器技術(shù)
1.3.6 亂序執(zhí)行技術(shù)
1.3.7 CISC與RISC結(jié)構(gòu)
1.4 現(xiàn)代微型計(jì)算機(jī)系統(tǒng)組成結(jié)構(gòu)舉例
1.4.1 現(xiàn)代微型計(jì)算機(jī)系統(tǒng)組成結(jié)構(gòu)
1.4.2 微型計(jì)算機(jī)的硬件系統(tǒng)
1.4.3 微型計(jì)算機(jī)的操作系統(tǒng)——Windows操作系統(tǒng)
習(xí)題與思考題
第二章 微處理器與系統(tǒng)結(jié)構(gòu)
2.1 微處理器的基本結(jié)構(gòu)
2.1.1 算術(shù)邏輯單元ALU
2.1.2 控制與定時部件——控制器
2.1.3 總線與總線緩沖器
2.1.4 寄存器陣列
2.2 8086/8088微處理器
2.2.1 8086/8088 CPU的功能結(jié)構(gòu)
2.2.2 8086/8088 CPU的寄存器結(jié)構(gòu)
3.3.3 8086/8088 CPU的引腳信號及功能
2.3 8086系統(tǒng)的組成
2.4 8086/8088的總線操作和時序
2.5 80X86/Pentium微處理器
2.5.1 80X86/Pentium特點(diǎn)與內(nèi)部功能結(jié)構(gòu)
2.5.2 Intel 80486微處理器體系結(jié)構(gòu)
習(xí)題與思考題
第三章 80X86尋址方式與指令系統(tǒng)
3.1 80X86尋址方式
3.2 80X86的指令格式
3.3 80X86指令系統(tǒng)
3.3.1 數(shù)據(jù)傳送指令
3.3.2 算術(shù)運(yùn)算指令
3.3.3 邏輯運(yùn)算指今
3.3.4 控制轉(zhuǎn)移指令
3.3.5 串操作指令
3.3.6 輸入/輸出指令
3.3.7 處理器控制指令
3.3.8 中斷指令
3.9 指令前綴
3.4 80X86的指令擴(kuò)充
3.4.1 80286指令擴(kuò)充
3.4.2 80386擴(kuò)充的指令
3.4.3 80486擴(kuò)充的指令
習(xí)題與思考題
第四章 匯編語言及其程序設(shè)計(jì)
4.1 匯編語言
4.1.1 匯編語言程序的結(jié)構(gòu)和語句行構(gòu)成
4.1.2 常用偽指令
4.2 匯編語言程序設(shè)計(jì)
4.2.1 程序的基本結(jié)構(gòu)形式
4.2.2 算術(shù)運(yùn)算和邏輯運(yùn)算秩序
4.2.3 碼制轉(zhuǎn)換程序
4.2.4 表處理程序
4.2.5 串?dāng)?shù)據(jù)處理程序
4.3 子程序設(shè)計(jì)
4.3.1 主、子程序的參數(shù)傳遞
4.3.2 主、子程序的現(xiàn)場保護(hù)
4.3.3 子程序設(shè)計(jì)舉例
4.4 匯編語言與高級語言的接口
4.4.1 C語言調(diào)用匯編語言過程的約定
4.4.2 DOS功能調(diào)用
4.5 匯編語言程序上機(jī)過程
習(xí)題與思考題
第五章 輸入/輸出接口
5.1 輸入/輸出接口概述
5.1.1 為什么要使用I/O接口
5.1.2 接口電路中的信息
5.1.3 接口的基本功能與基本結(jié)構(gòu)
5.2 I/O端口的編址方式
5.2.1 存儲器映像方式
5.2.2 獨(dú)立I/O編址方式
5.2.3 80X86的I/O端口編址方式
5.3 I/O同步控制方式
5.3.1 程序查詢式控制
5.3.2 中斷式控制
5.3.3 直接存儲器存取式控制
5.3.4 專用I/O處理器控制方式
5.4 總線握手
5.4.1 同步總線協(xié)定
5.4.2 異步總線協(xié)定
5.4.3 半同步總線協(xié)定
5.4.4 周期分裂式總線協(xié)定
5.5 總線接口標(biāo)準(zhǔn)
5.5.1 總線標(biāo)準(zhǔn)概述
5.5.2 ISA總線
5.5.3 EISA總線
5.5.4 PCI局部總線
5.5.5 USB總線
習(xí)題與思考題
第六章 半導(dǎo)體存儲器、內(nèi)存儲器及其管理
6.1 概述
6.1.1 存儲器體系的分級結(jié)構(gòu)
6.1.2 存儲器的分類及選用
6.1.3 存儲器的技術(shù)指標(biāo)
6.1.4 內(nèi)存儲器的基本結(jié)構(gòu)
6.2 存儲器芯片的選擇
6.2.1 RAM和ROM的選用
6.2.2 RAM類型的選用
6.2.3 ROM類型的選用
6.3 只讀存儲器ROM
6.3.1 掩膜ROM
6.3.2 EPROM
6.3.3 電擦除可編程型只讀存儲器EEPROM
6.3.4 可編程只讀存儲器FLASH
6.4 靜態(tài)存儲器SRAM
6.4.1 SRAM的基本存儲單元
6.4.2 SRAM的管腳信號與讀寫操作
6.4.3 SRAM的內(nèi)部結(jié)構(gòu)
6.4.4 多端口靜態(tài)隨機(jī)存儲器Multi-SRAM
6.4.5 先進(jìn)先出存儲器FIFO
6.4.6 非揮發(fā)靜態(tài)隨機(jī)存儲器NV SRAM
6.5 動態(tài)存儲器DRAM
6.5.1 基本單元存儲電路
6.5.2 簡單動態(tài)隨機(jī)訪問存儲器DRAM芯片舉例
6.6 存儲器系統(tǒng)的組織原理及接口的設(shè)計(jì)
6.6.1 存儲器的接口信號及接口設(shè)計(jì)應(yīng)考慮的問題
6.6.2 存儲器結(jié)構(gòu)的確定
6.6.3 存儲器接口的設(shè)計(jì)
6.7 高速緩沖存儲器
6.8 虛擬存儲器
6.9 存儲器工作方式及管理
6.9.1 虛擬存儲管理機(jī)制
6.9.2 保護(hù)機(jī)制
6.9.3 虛擬8086方式與實(shí)地址方式的比較
習(xí)題與思考題
第七章 中斷
7.1 中斷概述
7.1.1 中斷源
7.1.2 中斷處理的全過程
7.1.3 外部中斷源的管理
7.1.4 CPU響應(yīng)外中斷的條件
7.2 8086的中斷系統(tǒng)
7.2.1 8086的中斷源
7.2.2 中斷類型碼、中斷向量表和中斷向量
7.2.3 中斷響應(yīng)與處理
7.3 80386/80486的中斷機(jī)制
7.3.1 80486的中斷源
7.3.2 中斷和異常的識別
7.3.3 80486中斷和異常的處理
7.3.4 80486實(shí)模式下的中斷
7.3.5 80486保護(hù)模式下的中斷和異常
7.3.6 虛擬8086模式下的中斷/異常
7.4 可編程中斷控制器8259A
7.4.1 8259A的結(jié)構(gòu)和功能
7.4.2 8259A的編程
7.4.3 8259A的工作方式
7.5 X86系列微機(jī)的硬中斷控制邏輯
7.5.1 IBM PC/XT的中斷控制電路
7.5.2 386/486微機(jī)的硬中斷控制系統(tǒng)
7.6 中斷調(diào)用
7.6.1 BIOS功能調(diào)用
7.6.2 DOS功能調(diào)用
習(xí)題與思考題
第八章 可編程通用接口芯片
8.1 接口芯片的功能與分類
8.2 并行I/O接口
8.2.1 8255A的基本性能
8.2.2 8255A的內(nèi)部結(jié)構(gòu)
8.2.3 8255A的引腳特性和外部連接
8.2.4 8255A的控制字
8.2.5 8255A的工作方式
8.2.6 8255A應(yīng)用舉例
8.3 可編程計(jì)數(shù)/定時器8253/8254
8.3.1 8253基本功能和工作原理
8.3.2 8253的內(nèi)部結(jié)構(gòu)
8.3.3 8253的引腳及讀寫操作選擇
8.3.4 8253的控制字
8.3.5 8253的工作方式
8.3.6 8253應(yīng)用舉例
8.3.7 8254與8253的比較
8.4 串行通信接口
8.4.1 串行接口及串行通信協(xié)議
8.4.2 串行通信的物理標(biāo)準(zhǔn)
8.4.3 可編程串行異步通信8250
習(xí)題與思考題
第九章 微型計(jì)算機(jī)應(yīng)用技術(shù)
9.1 單片機(jī)與嵌入式系統(tǒng)
9.1.1 微控制器
9.1.2 嵌入式系統(tǒng)
9.1.3 單片機(jī)的應(yīng)用模式
9.1.4 單片機(jī)種類與供應(yīng)狀態(tài)
9.2 EDA與可編程ASIC設(shè)計(jì)技術(shù)
9.2.1 EDA概述
9.2.2 可編程ASIC設(shè)計(jì)技術(shù)
9.3 計(jì)算機(jī)通信與網(wǎng)絡(luò)
9.3.1 計(jì)算機(jī)通信
9.3.2 計(jì)算機(jī)網(wǎng)絡(luò)
9.4 微機(jī)在測控系統(tǒng)中的應(yīng)用
9.4.1 計(jì)算機(jī)測控系統(tǒng)的一般結(jié)構(gòu)
9.4.2 測控系統(tǒng)對計(jì)算機(jī)的要求
9.4.3 計(jì)算機(jī)測控系統(tǒng)的設(shè)計(jì)與開發(fā)
9.4.4 微機(jī)在開環(huán)控制系統(tǒng)中的應(yīng)用
9.4.5 微機(jī)在閉環(huán)控制系統(tǒng)中的應(yīng)用
附錄1 ASCII碼
附錄2 調(diào)試程序DEBUG
附錄3 8086指令對標(biāo)志位的影響
附錄4 80X86指令系統(tǒng)
參考文獻(xiàn) 

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) www.afriseller.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號