第一章 數(shù)字邏輯電路基礎知識
1-1 計數(shù)體制與碼
一、計數(shù)體制
二、二——十進制碼(BCD碼)
1-2 邏輯函數(shù)與邏輯代數(shù)
一、邏輯函數(shù)
二、邏輯代數(shù)的基本定律
1-3 邏輯函數(shù)的化簡
一、代數(shù)化簡法
二、卡諾圖化簡法
1-4 邏輯函數(shù)與邏輯圖
一、已知邏輯函數(shù)畫出邏輯圖
二、已知邏輯圖求邏輯函數(shù)
1-5 正負邏輯問題
一、正邏輯和負邏輯的概念
二、負邏輯的符號表示法
小結
思考題和習題
第二章 邏輯門電路
2-1 二極管門電路
一、二極管的開關特性
二、二極管與門及或門電路
2-2 三極管門電路
一、三極管的開關特性
二、三極管反相器——非門電路
2-3 三極管——三極管邏輯門電路(TTL)
一、TTL與非門
二、TTL與非門的改進
三、其他類型的TTL門電路
2-4 MOS邏輯門電路
一、NMOS反相器
二、NMOS門電路
三、CMOS邏輯門電路
小結
思考題和習題
第三章 組合邏輯電路
3-1 組合邏輯電路的概念和分析方法
一、基本概念
二、分析方法
3-2 組合邏輯電路的設計
一、組合邏輯電路的設計步驟
二、組合邏輯電路設計舉例
3-3 編碼器和譯碼器
一、編碼器
二、譯碼器
3-4 數(shù)據(jù)分配器和數(shù)據(jù)選擇器
一、數(shù)據(jù)分配器
二、數(shù)據(jù)選擇器
3-5 數(shù)字比較器
一、1位數(shù)字比較器
二、4位數(shù)字比較器
三、比較器位數(shù)的擴展
3-6 加法器
一、半加器
二、全加器
三、多位加法器
3-7 組合邏輯電路中的競爭冒險
一、產生競爭冒險的原因
二、消除競爭冒險的方法
小結
思考題和習題
第四章 觸發(fā)器
4-1 RS觸發(fā)器
一、基本RS觸發(fā)器
二、同步RS觸發(fā)器
三、主從RS觸發(fā)器
4-2 JK觸發(fā)器
一、主從JK觸發(fā)器
二、邊沿JK觸發(fā)器
4-3 D觸發(fā)器
4-4 CMOS觸發(fā)器
一、主從D觸發(fā)器
二、主從JK觸發(fā)器
4-5 觸發(fā)器狀態(tài)變化時輸入控制端的表達式
小結
思考題和習題
第五章 時序邏輯電路
5-1 寄存器
一、數(shù)碼寄存器
二、移位寄存器
5-2 二進制計數(shù)器
一、異步二進制計數(shù)器
二、同步二進制遞增計數(shù)器
三、同步二進制可逆計數(shù)器
5-3 十進制計數(shù)器
一、同步十進制遞增計數(shù)器
二、同步十進制可逆計數(shù)器
三、異步十進制計數(shù)器
5-4 時序邏輯電路的分析與設計
一、時序電路邏輯功能表示法
二、同步時序邏輯電路的分析
三、同步時序邏輯電路的設計
四、異步時序邏輯電路的分析與設計
小結
思考題和習題
第六章 大規(guī)模集成電路
6-1 隨機存取存儲器(RAM)
……
第七章 脈沖信號的產生與整形
第八章 A/D與D/A轉換器
附錄一 常用集成TTL芯片引腳圖
附錄二 數(shù)字集成電路應用實例
附錄三 時序邏輯電路控制卡諾圖和狀態(tài)矩陣設計法
主要參考文獻