注冊 | 登錄讀書好,好讀書,讀好書!
讀書網-DuShu.com
當前位置: 首頁出版圖書科學技術計算機/網絡軟件工程及軟件方法學ADSP SHARC系列DSP應用系統(tǒng)設計

ADSP SHARC系列DSP應用系統(tǒng)設計

ADSP SHARC系列DSP應用系統(tǒng)設計

定 價:¥36.00

作 者: 劉書明,羅軍輝編著
出版社: 電子工業(yè)出版社
叢編項: DSP應用叢書
標 簽: 數字信號 DSP

ISBN: 9787505384668 出版時間: 2003-01-01 包裝: 膠版紙
開本: 26cm 頁數: 385 字數:  

內容簡介

  數字信號處理技術的迅猛發(fā)展,使DSP產品廣泛地應用于通信、圖像處理、生物醫(yī)學、自動控制等領域。本書選定ADI公司最新的高性能DSP器件,簡要介紹了ADSP SHARC系列芯片的基本工作原理及性能指標,并著重闡述了應用ADSP SHARC系列芯片組成數字信號處理系統(tǒng)時,在外圍硬件接口、軟件設計、系統(tǒng)設計等方面必須解決的問題。書中還提供了大量的設計實例,介紹了很多設計經驗,同時也提供了系統(tǒng)設計范例,可供相關技術人員參考。本書面向廣大電子工程設計人員,可供大專院校通信工程、電子工程、計算機應用、工業(yè)自動化、自動控制等專業(yè)的教師、研究生和高年級本科學生作為教材使用,也可供通信和電子領域從事DSP芯片開發(fā)應用的廣大科技人員閱讀參考。

作者簡介

暫缺《ADSP SHARC系列DSP應用系統(tǒng)設計》作者簡介

圖書目錄

第1章
概論 1.1
數字信號處理器技術 1.1.1
DSP的發(fā)展歷程 1.1.2
DSP的特點 1.1.3
DSP結構 1.1.4
高速、高性能信號處理 1.1.5
DSP發(fā)展趨勢 1.2
數字信號處理器應用設計 1.2.1
DSP應用領域 1.2.2
典型DSP系統(tǒng)的構成 1.2.3
DSP系統(tǒng)設計與應用設計問題 第2章
ADSP SHARC系列處理器原理 2.1
ADSP SHARC系列處理器概述 2.1.1
ADSP SHARC系列處理器發(fā)展歷程 2.1.2
ADSP SHARC系列處理器與TMS320處理器性能比較 2.1.3
ADSP SHARC系列處理器功能結構圖 2.2
ADSP SHARC系列處理器核 2.2.1
處理單元構成 2.2.2
程序控制器 2.2.3
地址產生器與PM和DM總線 2.2.4
寄存器 2.2.5
中斷邏輯與定時器 2.3
ADSP SHARC系列處理器存儲器 2.3.1
存儲器空間 2.3.2
內部存儲器、多處理器存儲器與外部存儲器 2.3.3
存儲器組織與字長 2.3.4
存儲器訪問 2.4
DMA 2.4.1
DMA資源 2.4.2
DMA通道建立與控制寄存器 2.4.3
鏈式DMA與二維DMA傳輸 2.5
ADSP SHARC系列處理器鏈路口 2.5.1
鏈路口資源 2.5.2
鏈路口控制寄存器 2.5.3
鏈路握手信號 2.6
ADSP SHARC系列處理器串行口 2.6.1
串行口資源 2.6.2
串行口控制寄存器 2.6.3
串行口操作模式 2.7
主機接口 2.7.1
主機對ADSP SHARC系列處理器的控制 2.7.2
主機對處理器的訪問 第3章
ADSP SHARC系列處理器接口設計 3.1
存儲器接口設計 3.1.1
EPROM接口設計 3.1.2
DRAM的接口設計 3.1.3
ADSP-21065L與SDRAM的接口設計 3.1.4
FLASH接口設計 3.1.5
雙口RAM接口設計 3.2
主機接口與總線接口設計 3.2.1
主機接口設計 3.2.2
與計算機總線接口 3.3
高速A/D應用系統(tǒng)的接口設計 3.4
高速D/A接口設計 3.5
ADSP SHARC系列處理器鏈路口的應用 3.5.1
鏈路口的連接方式 3.5.2
DSP間鏈路口的單向通信 3.5.3
利用令牌標志的鏈路口進行雙向通信 3.5.4
將鏈路口擴展為并行口 3.5.5
鏈路口的兼容性 3.5.6
關于鏈路口傳輸出錯的討論 3.6
ADSP SHARC系列處理器串行口的應用 3.6.1
串行口與AD1819A的連接 3.6.2
通過串行口實現DSP之間的多通道通信 3.6.3
串行口構成定時器 3.6.4
同步串行口實現異步操作 3.6.5
串行口設計中的常見問題 3.7
ADSP SHARC系列處理器FLAG標志的應用 3.7.1
FLAG標志做中斷請求 3.7.2
FLAG標志的應用 3.7.3
ADSP-21065L FLAG標志 3.7.4
利用FLAG標志實現異步通信 3.8
ADSP SHARC系列處理器DMA應用 3.8.1
外部口DMA操作模式 3.8.2
短字DMA訪問 3.8.3
DMA實現DSP與FLASH的數據傳輸 3.9
中斷 3.9.1
中斷資源及中斷向量表 3.9.2
DSP系統(tǒng)中斷電路設計 3.9.3
復位中斷和復位電路設計 3.9.4
中斷服務程序設計示例 第4章
ADSP SHARC系列處理器應用系統(tǒng)設計 4.1
數字信號處理系統(tǒng)的實現 4.1.1
DSP芯片選擇考慮 4.1.2
多處理器系統(tǒng)構成 4.2
共享總線的緊耦合系統(tǒng) 4.2.1
ADSP-21160緊耦合總線多處理器系統(tǒng)的實現方法 4.2.2
多片ADSP-21065L的多處理器共享總線連接 4.3
鏈路口構成松耦合系統(tǒng) 4.4
ADSP SHARC系列處理器應用系統(tǒng)的程序加載 4.4.1
JTAG加載 4.4.2
EPROM 對單片DSP的加載 4.4.3
FLASH加載 4.4.4
鏈路口加載 4.4.5
單片EPROM對多片DSP的加載 4.5
系統(tǒng)設計的有關問題 4.5.1
ADSP SHARC系列處理器的電源配置 4.5.2
時鐘電路設計 4.5.3
片間連接的阻抗匹配問題 4.5.4
PCB 設計問題 4.5.5
干擾與抗干擾的考慮 4.5.6
熱設計 4.5.7
ADSP SHARC系列處理器不用引腳的處理 4.6
程序設計優(yōu)化 4.6.1
程序設計優(yōu)化的目的 4.6.2
軟件優(yōu)化途徑 4.6.3
ADSP SHARC程序優(yōu)化的基礎 4.6.4
程序優(yōu)化舉例 第5章
ADSP SHARC系列處理器開發(fā)工具與軟件設計 5.1
VisualDSP++概述與程序設計流程 5.1.1
VisualDSP++概述 5.1.2
VisualDSP++應用程序開發(fā)流程 5.2
DSP匯編語言程序設計 5.2.1
匯編程序內容與結構 5.2.2
匯編表達式、操作符與數據格式 5.2.3
匯編關鍵字與符號 5.2.4
匯編命令與預處理命令 5.3
DSP高級語言程序設計 5.3.1
C/C++運行時模式 5.3.2
C/C++實時運行庫 5.4
匯編語言與高級語言的接口 5.4.1
C/C++程序調用匯編函數 5.4.2
匯編程序調用C/C++函數 5.4.3
C++調用匯編類成員函數 5.5
鏈接描述文件LDF 5.6
集成開發(fā)調試環(huán)境IDDE 5.6.1
程序開發(fā)步驟 5.6.2
Debugger調試工具 第6章
應用系統(tǒng)設計實例 6.1
DSP與LCD 點陣的設計 6.1.1
硬件設計 6.1.2
軟件設計 6.1.3
程序設計參考 6.2
ADSP SHARC處理器在雷達信號處理中的應用 6.2.1
原理 6.2.2
信號處理機實現 6.2.3
數字信號處理算法與流程 6.3
音頻信號處理 6.4
濾波器設計 附錄
SHARC元器件引腳說明 參考文獻

本目錄推薦

掃描二維碼
Copyright ? 讀書網 www.afriseller.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網安備 42010302001612號