注冊(cè) | 登錄讀書(shū)好,好讀書(shū),讀好書(shū)!
讀書(shū)網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書(shū)科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)計(jì)算機(jī)輔助設(shè)計(jì)與工程計(jì)算計(jì)算機(jī)輔助綜合Verilog HDL硬件描述語(yǔ)言

Verilog HDL硬件描述語(yǔ)言

Verilog HDL硬件描述語(yǔ)言

定 價(jià):¥35.00

作 者: 杜建國(guó)編著
出版社: 國(guó)防工業(yè)出版社
叢編項(xiàng): 電路設(shè)計(jì)自動(dòng)化叢書(shū)
標(biāo) 簽: 硬件與維護(hù)

ISBN: 9787118032338 出版時(shí)間: 2004-01-01 包裝: 膠版紙
開(kāi)本: 26cm 頁(yè)數(shù): 405 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  本書(shū)首先概述了數(shù)字集成電路發(fā)展的歷史與未來(lái),指出了硬件描述語(yǔ)言(HDL)在設(shè)計(jì)數(shù)字電路所起的作用,并系統(tǒng)講解了Verilog HDL的語(yǔ)法要點(diǎn)。在此基礎(chǔ)上,本書(shū)以Verilog HDL為工具,介紹了幾種描述電路的方法與技巧,列舉了幾個(gè)典型電路的描述實(shí)例,然后用80C51單片機(jī)、硬盤(pán)控制器和PCL總線的控制器接口等子系統(tǒng)的設(shè)計(jì)實(shí)例分別講解了自頂向下的層次化設(shè)計(jì)方法、同步與異步數(shù)據(jù)流的控制以及Masster/Slave狀態(tài)機(jī)的總線控制等方面的設(shè)計(jì)技巧。文中還對(duì)Verilog建模與調(diào)試、BIST電路的原理與Verilog實(shí)現(xiàn)作了詳細(xì)論述,并提供了具體例子,最后以一個(gè)真實(shí)ASIC例子的簡(jiǎn)單介紹作為全書(shū)的結(jié)尾。本書(shū)是Verilog HDL用于數(shù)字電路設(shè)計(jì)的中高級(jí)讀本,可作為大專院校計(jì)算機(jī)、微電子學(xué)和半導(dǎo)體專業(yè)高年級(jí)本科生和研究生的教材,也可作為數(shù)字集成電路芯片設(shè)計(jì)人員的參考書(shū)。

作者簡(jiǎn)介

暫缺《Verilog HDL硬件描述語(yǔ)言》作者簡(jiǎn)介

圖書(shū)目錄

第一章 緒論 
  1.1 初步了解Verilog HDL 
  1.2 Verilog HDL的歷史 
  1.3 Verilog HDL的主要能力 
  1.4 系統(tǒng)集成電路設(shè)計(jì)技術(shù) 
    1.4.1 系統(tǒng)級(jí)集成電路設(shè)計(jì)方法 
    1.4.2 系統(tǒng)級(jí)集成電路設(shè)計(jì)中的IP問(wèn)題 
    1.4.3 系統(tǒng)級(jí)集成電路測(cè)試技術(shù) 
    1.4.4 系統(tǒng)級(jí)集成電路芯片加工技術(shù) 
    1.4.5 系統(tǒng)級(jí)集成電路的發(fā)展未來(lái) 
  1.5 與VHDL的區(qū)別 
第二章 VHDL語(yǔ)言初探 
  2.1 概述 
  2.2 EDA 
  2.3 相關(guān)概念 
    2.3.1 行為描述語(yǔ)言 
    2.3.2 數(shù)據(jù)流描述語(yǔ)言 
    2.3.3 網(wǎng)表描述語(yǔ)言 
  2.4 硬件仿真 
  2.5 VHDL背景 
    2.5.1 VHDL歷史與特點(diǎn) 
    2.5.2 已存在的語(yǔ)言 
    2.5.3 VHDL要求 
  2.6 VHDL語(yǔ)言 
  2.7 VHDL中的基本概念 
    2.7.1 基本概念 
    2.7.2 并發(fā)性和時(shí)序 
    2.7.3 對(duì)象與數(shù)據(jù)類(lèi)型 
    2.7.4 VHDL的主要構(gòu)件 
  2.8 行為建模 
  2.9 順序進(jìn)程 
  2.10 值類(lèi)屬性 
第三章 Verilog結(jié)構(gòu) 
  3.1 模塊 
  3.2 模塊測(cè)試 
  3.3 時(shí)延及數(shù)據(jù)流 
  3.4 行為描述方式 
  3.5 結(jié)構(gòu)化描述形式 
  3.6 混合設(shè)計(jì)描述方式 
  3.7 設(shè)計(jì)模擬 
  3.8 描述 
  3.9 數(shù)據(jù)類(lèi)型 
  3.10 運(yùn)算符和表達(dá)式 
  3.11 其他語(yǔ)句 
  3.12 任務(wù)和函數(shù)結(jié)構(gòu) 
  3.13 時(shí)序控制 
  3.14 Verilog-XL仿真 
  3.15 并行的概念 
  3.16 功能與任務(wù) 
  3.17 描述的類(lèi)型 
  3.18 不同模塊中的變量存取 
第四章 Verilog HDL基本要素 
  4.1 標(biāo)識(shí)符 
  4.2 注釋 
  4.3 格式 
  4.4 系統(tǒng)任務(wù)和函數(shù) 
  4.5 編譯指令 
  4.6 值集合 
  4.7 數(shù)據(jù)類(lèi)型 
  4. 8 參數(shù) 
  4.9 C與Verilog HDL語(yǔ)言 
  4.10 改進(jìn)嵌入算子 
  4.11 使用狀態(tài)信息 
  4.12 寄存器的使用 
  4.13 傳播常量 
  4.14 隨機(jī)邏輯描述 
  4.15 共享復(fù)雜算子 
  4.16 關(guān)鍵路徑提取 
第五章 模塊基本結(jié)構(gòu) 
第六章 行為描述 
第七章 Verilog HDL簡(jiǎn)單設(shè)計(jì) 
第八章 硬盤(pán)控制器子系統(tǒng)模塊化設(shè)計(jì) 
第九章 PCI局部總線控制器設(shè)計(jì) 
第十章 Verilog建模與調(diào)試技巧 
第十一章 自測(cè)電路 
附錄A Verilog HDL形式化語(yǔ)法定義 
附錄B Verilog關(guān)鍵詞 
附錄C HDL編譯器不支持的Verilog結(jié)構(gòu) 
附錄D Verilog HDL設(shè)計(jì)練習(xí) 

本目錄推薦

掃描二維碼
Copyright ? 讀書(shū)網(wǎng) www.afriseller.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)