注冊(cè) | 登錄讀書(shū)好,好讀書(shū),讀好書(shū)!
讀書(shū)網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書(shū)科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)計(jì)算機(jī)科學(xué)理論與基礎(chǔ)知識(shí)數(shù)字與邏輯電路

數(shù)字與邏輯電路

數(shù)字與邏輯電路

定 價(jià):¥32.00

作 者: 謝芳森主編;劉剛[等]編著
出版社: 電子工業(yè)出版社
叢編項(xiàng): 高等學(xué)校電子信息類(lèi)教材
標(biāo) 簽: 數(shù)字邏輯

ISBN: 9787121004964 出版時(shí)間: 2005-01-01 包裝: 平裝
開(kāi)本: 26cm 頁(yè)數(shù): 420 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  本教材系統(tǒng)地討論了數(shù)字邏輯系統(tǒng)和數(shù)字電路的分析與設(shè)計(jì)方法。主要內(nèi)容包括數(shù)字與邏輯電路的基本特征、門(mén)電路、組合邏輯電路、觸發(fā)器、時(shí)序邏輯電路、脈沖產(chǎn)生與整形電路、大規(guī)模集成電路、硬件描述語(yǔ)言與可編程邏輯器件(PLD)的應(yīng)用。在注重基本理論與技術(shù)的同時(shí),以較大的篇幅介紹了硬件描述語(yǔ)言:ABEL語(yǔ)言、VHDL語(yǔ)言和Verilog HDL語(yǔ)言及其設(shè)計(jì)方法。本書(shū)在各章后面附有適量習(xí)題,附錄中介紹了常用中小規(guī)模數(shù)字集成電路器件及其管腳分布。本書(shū)可作為高等學(xué)校計(jì)算機(jī)類(lèi)、電氣類(lèi)、自控類(lèi)和電子類(lèi)專(zhuān)業(yè)教材,尤其適用于在大學(xué)一年級(jí)開(kāi)設(shè)“數(shù)字與邏輯電路”課程的相關(guān)專(zhuān)業(yè),也可供有關(guān)工程技術(shù)人員參考。

作者簡(jiǎn)介

暫缺《數(shù)字與邏輯電路》作者簡(jiǎn)介

圖書(shū)目錄

第1章  數(shù)制與碼制
1.1  進(jìn)位計(jì)數(shù)制
1.1.1  十進(jìn)制數(shù)的表示
1.1.2  二進(jìn)制數(shù)的表示
1.1.3  八進(jìn)制數(shù)、十六制數(shù)的表示
1.1.4  二進(jìn)制數(shù)的算術(shù)運(yùn)算和邏輯運(yùn)算
1.2  數(shù)制轉(zhuǎn)換
1.2.1  二進(jìn)制數(shù)和十進(jìn)制數(shù)之間的轉(zhuǎn)換
1.2.2  八進(jìn)制數(shù)、十六進(jìn)制數(shù)與二進(jìn)制數(shù)的轉(zhuǎn)換
1.3  帶符號(hào)數(shù)的代碼表示
1.3.1  真值與機(jī)器數(shù)
1.3.2  原碼
1.3.3  反碼
1.3.4  補(bǔ)碼
1.3.5  機(jī)器數(shù)的運(yùn)算
1.4  數(shù)碼和字符的代碼表示
1.4.1  十進(jìn)制數(shù)的二進(jìn)制編碼
1.4.2  可靠性編碼
1.4.3  字符代碼
習(xí)題
第2章  邏輯函數(shù)基礎(chǔ)
2.1  邏輯代數(shù)
2.1.1  邏輯變量與邏輯函數(shù)
2.1.2  基本邏輯運(yùn)算
2.1.3  復(fù)合邏輯運(yùn)算
2.1.4  邏輯函數(shù)與真值表
2.1.5  邏輯函數(shù)的相等
2.2  邏輯代數(shù)的定律及規(guī)則
2.2.1  邏輯代數(shù)的基本定律
2.2.2  邏輯代數(shù)的三個(gè)規(guī)則
2.2.3  邏輯代數(shù)的常用公式
2.3  邏輯函數(shù)的化簡(jiǎn)
2.3.1  邏輯函數(shù)的標(biāo)準(zhǔn)形式
2.3.2  邏輯函數(shù)的代數(shù)化簡(jiǎn)法
2.3.3  卡諾圖化簡(jiǎn)法
2.3.4  邏輯函數(shù)的列表化簡(jiǎn)法
習(xí)題
第3章  邏輯門(mén)電路 
3.1  概述
3.2  門(mén)電路邏輯符號(hào)及其外部特性
3.2.1  簡(jiǎn)單邏輯門(mén)電路
3.2.2  復(fù)合邏輯門(mén)電路
3.2.3  正負(fù)邏輯問(wèn)題
3.3  典型邏輯門(mén)電路及其主要技術(shù)參數(shù)
3.3.1  二極管門(mén)電路
3.3.2  三極管邏輯非門(mén)
3.3.3  TTL集成邏輯門(mén)
3.3.4  三態(tài)輸出門(mén)(TS門(mén))
3.3.5  MOS邏輯門(mén)
習(xí)題
第4章  組合邏輯電路
4.1  概述
4.1.1  什么是組合邏輯電路
4.1.2  組合邏輯電路邏輯功能的描述
4.2  組合邏輯電路的分析方法
4.2.1  組合邏輯電路的一般分析方法
4.2.2  組合電路分析舉例
4.3  若干常用組合邏輯電路
4.3.1  加法器
4.3.2  編碼器
4.3.3  譯碼器
4.3.4  數(shù)據(jù)選擇器
4.3.5  數(shù)值比較器
4.4  組合邏輯電路的設(shè)計(jì)
4.4.1  采用小規(guī)模集成器件設(shè)計(jì)組合邏輯電路
4.4.2  采用中規(guī)模集成器件實(shí)現(xiàn)組合邏輯電路
4.5  組合邏輯電路的競(jìng)爭(zhēng)-冒險(xiǎn)
4.5.1  競(jìng)爭(zhēng)-冒險(xiǎn)的成因
4.5.2  判斷是否存在險(xiǎn)象的方法
4.5.3  消除競(jìng)爭(zhēng)冒險(xiǎn)的措施
習(xí)題
第5章  觸發(fā)器
5.1  概述
5.2  RS觸發(fā)器
5.2.1  基本RS觸發(fā)器
5.2.2  時(shí)鐘控制RS觸發(fā)器
5.2.3  主從RS觸發(fā)器
5.2.4  集成RS觸發(fā)器
5.2.5  基本RS觸發(fā)器的簡(jiǎn)單應(yīng)用
5.3  J K觸發(fā)器
5.3.1  鐘控JK觸發(fā)器電路結(jié)構(gòu)與工作原理
5.3.2  主從JK觸發(fā)器
5.3.3  主從JK觸發(fā)器的一次翻轉(zhuǎn)現(xiàn)象
5.3.4  邊沿JK觸發(fā)器動(dòng)作特點(diǎn)
5.4  D觸發(fā)器
5.4.1  D觸發(fā)器電路結(jié)構(gòu)與工作原理
5.4.2  邊沿D觸發(fā)器
5.5  T觸發(fā)器
5.6  各類(lèi)觸發(fā)器的轉(zhuǎn)換
5.6.1  JK觸發(fā)器轉(zhuǎn)換為其他觸發(fā)器
5.6.2  D觸發(fā)器轉(zhuǎn)換為其他觸發(fā)器
習(xí)題
第6章  時(shí)序邏輯電路
6.1  概述
6.2  同步時(shí)序邏輯電路分析
6.2.1  同步時(shí)序邏輯電路的分析方法
6.2.2  同步時(shí)序邏輯電路的分析舉例
6.3  常用同步時(shí)序邏輯電路
6.3.1  寄存器
6.3.2  計(jì)數(shù)器
6.4  同步時(shí)序邏輯電路的設(shè)計(jì)
6.4.1  設(shè)計(jì)方法
6.4.2  設(shè)計(jì)舉例
6.5  中規(guī)模同步時(shí)序邏輯電路的分析和設(shè)計(jì)
6.5.1  中規(guī)模同步時(shí)序邏輯電路的分析
6.5.2  中規(guī)模同步時(shí)序邏輯電路的設(shè)計(jì)
6.6  異步時(shí)序邏輯電路
6.6.1  脈沖異步時(shí)序邏輯電路
6.6.2  電平異步時(shí)序邏輯電路分析
習(xí)題
第7章  脈沖波形的產(chǎn)生與整形
7.1  概述
7.1.1  脈沖信號(hào)的特點(diǎn)
7.1.2  脈沖產(chǎn)生與整形電路的基本分析方法
7.2  555定時(shí)電路
7.2.1  555定時(shí)器內(nèi)部電路結(jié)構(gòu)
7.2.2  555定時(shí)器工作原理
7.3  單穩(wěn)態(tài)觸發(fā)器
7.3.1  電路組成
7.3.2  工作原理
7.3.3  集成單穩(wěn)態(tài)觸發(fā)器
7.3.4  應(yīng)用舉例
7.4  多諧振蕩器
7.4.1  電路組成
7.4.2  工作原理
7.4.3  應(yīng)用舉例
7.5  施密特觸發(fā)器
7.5.1  電路組成
7.5.2  工作原理
7.5.3  主要應(yīng)用
習(xí)題
第8章  半導(dǎo)體存儲(chǔ)器和可編程邏輯器件
8.1  概述
8.1.1  半導(dǎo)體存儲(chǔ)器
8.1.2  可編程邏輯器件
8.2  半導(dǎo)體存儲(chǔ)器
8.2.1  只讀存儲(chǔ)器(ROM)
8.2.2  ROM在組合邏輯電路中的應(yīng)用
8.2.3  ROM的編程及分類(lèi)
8.2.4  隨機(jī)存取存儲(chǔ)器RAM
8.3  可編程邏輯器件
8.3.1  PLD電路簡(jiǎn)介
8.3.2  通用陣列邏輯GAL
8.3.3  復(fù)雜可編程邏輯器件CPLD
8.3.4  現(xiàn)場(chǎng)可編程門(mén)陣列FPGA
8.3.5  PLD的編程/配置
8.4  硬件描述語(yǔ)言
8.4.1  ABEL硬件描述語(yǔ)言
8.4.2  VHDL語(yǔ)言
8.4.3  Verilog HDL硬件描述語(yǔ)言
習(xí)題
第9章  數(shù)字電路課程設(shè)計(jì)與現(xiàn)代數(shù)字系統(tǒng)設(shè)計(jì)
9.1  概述
9.2  傳統(tǒng)數(shù)字系統(tǒng)的設(shè)計(jì)
9.2.1  數(shù)字系統(tǒng)設(shè)計(jì)概述
9.2.2  總體設(shè)計(jì)
9.2.3  單元電路及參數(shù)確定
9.2.4  數(shù)字電路設(shè)計(jì)中的若干問(wèn)題
9.2.5  總體電路圖的畫(huà)法
9.2.6  安裝調(diào)試
9.3  現(xiàn)代數(shù)字系統(tǒng)設(shè)計(jì)簡(jiǎn)介
9.3.1  什么是EDA技術(shù)
9.3.2  EDA技術(shù)的基本特征
9.3.3  EDA的基本方法
9.4  典型設(shè)計(jì)舉例
9.4.1  電壓表的設(shè)計(jì)——A/D轉(zhuǎn)換器的應(yīng)用
9.4.2  射頻監(jiān)視切換器
習(xí)題
附錄  部分常用中小規(guī)模數(shù)字集成電路器件介紹
參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書(shū)網(wǎng) www.afriseller.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)