注冊 | 登錄讀書好,好讀書,讀好書!
讀書網-DuShu.com
當前位置: 首頁出版圖書科學技術計算機/網絡計算機組織與體系結構計算機原理簡明教程(計算機科學與技術高等學校教材)

計算機原理簡明教程(計算機科學與技術高等學校教材)

計算機原理簡明教程(計算機科學與技術高等學校教材)

定 價:¥22.00

作 者: 王鐵峰、沈美娥、王曉波、王欣
出版社: 清華大學出版社
叢編項: 高等學校教材-計算機科學與技術
標 簽: 計算機原理

ISBN: 9787302134398 出版時間: 2006-09-01 包裝: 平裝
開本: 16開 頁數(shù): 235 字數(shù):  

內容簡介

  本書分為“數(shù)字邏輯”和“計算機組成原理”兩部分: 第一部分主要是邏輯代數(shù)與邏輯門電路、組合邏輯電路、時序邏輯電路、只讀存儲器與可編程邏輯器件,內容約占全書1/3; 第二部分主要內容是存儲器組織、運算器、指令系統(tǒng)、控制器設計原理、輸入輸出系統(tǒng)、并行計算機體系結構,其中,還介紹了一些新技術,如磁性隨機訪問存儲器、超線程技術、雙內核技術、集群機概念,內容約占全書2/3。.本書可作為高等學校計算機專業(yè)的教材,也可作為信息與計算科學、軟件工程、管理與信息系統(tǒng)、管理科學等非計算機專業(yè)的教材,還可供從事計算機專業(yè)方向的工程技術人員及各類自學人員參考。..本書配套的電子課件可在清華大學出版社網站(www.tup.com.cn)下載。...

作者簡介

暫缺《計算機原理簡明教程(計算機科學與技術高等學校教材)》作者簡介

圖書目錄

第1章 計算機發(fā)展概述
1.1計算機發(fā)展史
1.1.1第一代電子管計算機
1.1.2第二代晶體管計算機
1.1.3第三代集成電路計算機
1.1.4第四代超大規(guī)模集成電路計算機
1.2計算機系統(tǒng)的層次結構
1.3超級計算機發(fā)展史
習題
第2章 邏輯代數(shù)與邏輯門電路
2 .1邏輯關系和邏輯門電路
2.1.1邏輯“與”及“與門”
2.1.2邏輯“或”及“或門”
2.1.3邏輯“非”及“非門”
2.1.4復合邏輯及復合門
2.2邏輯代數(shù)的基本定律
2.2.1邏輯函數(shù)的“相等”概念
2.2.2邏輯代數(shù)的基本定律
2.3邏輯函數(shù)的化簡
2.3.1邏輯函數(shù)的標準與或式和最簡式
2.3.2邏輯函數(shù)的公式化簡法
2.3.3邏輯函數(shù)的卡諾圖化簡法
2.4常用ttl門電路芯片
2.4.1ttl與非門單元電路
2.4.2幾種常用ttl門電路芯片
習題
第3章 組合邏輯電路
3.1組合邏輯電路的分析
3.1.1分析方法
3.1.2分析舉例
3.2組合邏輯電路設計
3.2.1組合邏輯電路設計方法
3.2.2組合邏輯電路設計舉例
3.3中規(guī)模集成電路邏輯部件
3.3.1編碼器
3.3.2譯碼器及其應用
3.3.3數(shù)值比較器
3.3.4數(shù)據選擇器及其應用
3.3.5組合邏輯電路舉例
習題
第4章 時序邏輯電路
4.1觸發(fā)器
4.1.1用與非門組成的基本rs觸發(fā)器
4.1.2用“與非”門組成的鐘控觸發(fā)器
4.1.3邊沿觸發(fā)器
4.2寄存器和移位器
4.2.1寄存器
4.2.2移位器
4.2.3相聯(lián)存儲器
4.2.4用jk觸發(fā)器實現(xiàn)寄存器
4.3同步計數(shù)器
4.3.1計數(shù)器設計
4.3.2計數(shù)器集成芯片介紹
4.3.3n進制計數(shù)器
習題
第5章 只讀存儲器與可編程邏輯器件
5.1只讀存儲器
5.1.1只讀存儲器的結構
5.1.2只讀存儲器的工作原理
5.1.3只讀存儲器制造技術簡介
5.1.4只讀存儲器的應用
5.2可編程邏輯器件
5.2.1pla可編程邏輯陣列
5.2.2pal可編程陣列邏輯簡介
5.2.3gal通用陣列邏輯簡介
5.2.4實例介紹
習題
第6章 存儲器組織
6.1主存儲器的構成
6.1.1主存儲器芯片
6.1.2主存儲器容量的擴展
6.2存儲系統(tǒng)組織
6.2.1雙端口存儲器與并行主存系統(tǒng)
6.2.2高速緩沖存儲器
6.2.3替換策略及更新策略
6.2.4虛擬存儲器
6.3主存儲器的芯片技術
6.3.1快速頁式動態(tài)存儲器
6.3.2增強數(shù)據輸出動態(tài)存儲器
6.3.3同步動態(tài)存儲器
6.3.4雙速率同步動態(tài)存儲器
6.3.5磁性隨機訪問存儲器
6.4三級存儲體系
6.5磁盤存儲設備
6.5.1磁記錄原理與記錄方式
6.5.2磁盤存儲設備
習題
第7章 運算器
7.1數(shù)據信息的表示方法
7.1.1帶符號數(shù)的表示
7.1.2補碼加減法
7.1.3定點表示與浮點表示
7.1.4溢出判斷
7.1.5字符的表示
7.2算術邏輯運算部件
7.2.1一位全加器
7.2.2串行進位并行加法器
7.2.3先行進位并行加法器
7.2.4補碼加法器
7.2.5算術邏輯運算部件舉例
7.3定點乘除法運算
7.3.1定點乘法運算
7.3.2定點除法運算
7.4浮點四則運算
7.4.1浮點加減運算
7.4.2浮點乘法運算
7.4.3浮點除法運算
7.5運算器組成
7.5.1暫存器型運算器
7.5.2多路選擇器型運算器
習題
第8章 指令系統(tǒng)
8.1指令格式
8.1.1指令格式
8.1.2指令字長
8.1.3操作碼格式
8.1.4指令助記符
8.2尋址方式
8.2.1指令尋址方式
8.2.2數(shù)據尋址方式
8.3指令類型
8.4cisc和risc
8.5pentium Ⅱ指令格式
習題
第9章 控制器設計原理
9.1基本概念
9.1.1運算器及內總線
9.1.2主存接口
9.1.3控制器
9.2機器指令的周期劃分與控制信號
9.2.1指令執(zhí)行分析
9.2.2指令執(zhí)行周期
9.2.3控制信號
9.3指令執(zhí)行流程
9.3.1運算指令執(zhí)行流程
9.3.2傳送指令執(zhí)行流程
9.3.3控制指令執(zhí)行流程
9.4微程序控制器
9.4.1微程序控制的基本概念
9.4.2微指令編碼格式的設計
9.4.3微程序控制器
9.5時序系統(tǒng)
9.6時序控制方式
9.7模型機的主機設計
9.7.1模型機指令系統(tǒng)設計
9.7.2總體結構與數(shù)據通路
9.7.3時序系統(tǒng)與時序控制方式
9.7.4微指令格式
9.7.5通用寄存器的控制邏輯表達式
9.7.6微程序控制器
9.7.7微程序流程圖
9.7.8微程序編制舉例
9.7.9模型機cpu設計過程總結
9.8cpu技術簡介
習題
第10章 輸入輸出系統(tǒng)
10.1輸入輸出設備簡介
10.1.1常用輸入設備簡介
10.1.2常用輸出設備簡介
10.2系統(tǒng)總線
10.2.1系統(tǒng)總線種類
10.2.2總線通信同步方式
10.2.3總線爭用控制
10.2.4微機總線
10.3輸入輸出接口
10.3.1串行接口
10.3.2并行接口
10.3.3接口尋址
10.4輸入輸出控制方式
10.4.1程序直接控制方式
10.4.2程序中斷控制方式
10.4.3dma控制方式
10.4.4通道控制方式
習題
第11章 并行計算機體系結構簡介
11.1并行計算機結構分類
11.2simd并行計算機
11.2.1陣列處理機
11.2.2向量處理機
11.3mimd并行計算機
11.3.1多處理器系統(tǒng)
11.3.2多計算機系統(tǒng)
11.3.3集群機系統(tǒng)
11.4第六代超級計算機概念
習題
參考文獻

本目錄推薦

掃描二維碼
Copyright ? 讀書網 www.afriseller.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網安備 42010302001612號