注冊(cè) | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書科學(xué)技術(shù)計(jì)算機(jī)/網(wǎng)絡(luò)計(jì)算機(jī)科學(xué)理論與基礎(chǔ)知識(shí)計(jì)算機(jī)原理(第2版)

計(jì)算機(jī)原理(第2版)

計(jì)算機(jī)原理(第2版)

定 價(jià):¥17.00

作 者: 王書增 主編
出版社: 電子工業(yè)出版社
叢編項(xiàng): 中等職業(yè)教育國(guó)家規(guī)劃教材
標(biāo) 簽: 計(jì)算機(jī)原理

ISBN: 9787121030826 出版時(shí)間: 2006-09-01 包裝: 膠版紙
開本: 16 頁(yè)數(shù): 181 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  本書為中等職業(yè)學(xué)校計(jì)算機(jī)技術(shù)類各專業(yè)國(guó)家規(guī)劃教材,以教育部新頒布的《計(jì)算機(jī)原理》課程教學(xué)大綱為依據(jù)編寫。本書以講解馮·諾依曼結(jié)構(gòu)為主線,以計(jì)算機(jī)基本原理為重點(diǎn)。其主要內(nèi)容是:數(shù)字設(shè)備中數(shù)與字符的表示方法,微型計(jì)算機(jī)的基本結(jié)構(gòu)和工作原理,指令及Intel 8088指令系統(tǒng),存儲(chǔ)器組織,中斷系統(tǒng)及輸入/輸出接口技術(shù)和常見外部設(shè)備。本書是由長(zhǎng)期從事一線教學(xué)的中、高職教師編寫的,具有簡(jiǎn)單易懂,適應(yīng)性強(qiáng)的特點(diǎn)。本書既可作為中職教材,也可供初學(xué)者使用。為方便教學(xué),本書還配有電子教學(xué)參考資料包(包括教學(xué)指南、電子教案和習(xí)題答案),詳見前言。

作者簡(jiǎn)介

暫缺《計(jì)算機(jī)原理(第2版)》作者簡(jiǎn)介

圖書目錄

第1章  數(shù)字設(shè)備中信息的表示方法
1.1  微型計(jì)算機(jī)概述
1.1.1  微型計(jì)算機(jī)的特點(diǎn)和發(fā)展
1.1.2  微型計(jì)算機(jī)的分類
1.1.3  微型計(jì)算機(jī)的應(yīng)用
1.2  數(shù)和數(shù)制
1.2.1  各種數(shù)制及其表示法
1.2.2  各種數(shù)制間數(shù)的相互轉(zhuǎn)換
1.2.3  二進(jìn)制數(shù)的運(yùn)算
1.2.4  邏輯運(yùn)算
1.3  有符號(hào)二進(jìn)制數(shù)的表示方法及溢出問(wèn)題
1.3.1  有符號(hào)二進(jìn)制數(shù)的表示方法
1.3.2  有符號(hào)數(shù)運(yùn)算時(shí)的溢出問(wèn)題
1.4  定點(diǎn)數(shù)和浮點(diǎn)數(shù)
1.4.1  定點(diǎn)法
1.4.2  浮點(diǎn)法
1.5  二進(jìn)制編碼的十進(jìn)制數(shù)
1.5.1  8421 BCD碼
1.5.2  BCD碼的運(yùn)算
1.6  ASCII字符代碼
1.7  其他信息的編碼舉例
本章小結(jié)
習(xí)題1
第2章  計(jì)算機(jī)系統(tǒng)的組成
2.1  計(jì)算機(jī)系統(tǒng)的基本組成
2.1.1  計(jì)算機(jī)的硬件組成
2.1.2  微型計(jì)算機(jī)的組成
2.1.3  單片機(jī)的組成
2.2  微處理器MPU
2.2.1  MPU的結(jié)構(gòu)
2.2.2  運(yùn)算器
2.2.3  控制器
2.2.4  寄存器
2.2.5  指令系統(tǒng)
2.3  存儲(chǔ)器
2.3.1  存儲(chǔ)器的分類
2.3.2  存儲(chǔ)器的地址信息
2.3.3  存儲(chǔ)器的組織和管理
2.3.4  各種尋址方式
2.4  常見I/O設(shè)備及I/O接口
本章小結(jié)
習(xí)題2
第3章  中央處理器
3.1  中央處理器的功能及組成
3.1.1  什么是中央處理器
3.1.2  CPU的功能
3.1.3  CPU的組成
3.2  8088微處理器
3.2.1  8088的寄存器結(jié)構(gòu)
3.2.2  8088的功能結(jié)構(gòu)
3.2.3  8088 CPU引腳及其功能
3.2.4  8088的典型時(shí)序
3.2.5  綜合舉例
3.3  CPU的常用技術(shù)
3.3.1  與指令集有關(guān)的技術(shù)
3.3.2  與并行處理相關(guān)的技術(shù)
本章小結(jié)
習(xí)題3
第4章  存儲(chǔ)系統(tǒng)
4.1  半導(dǎo)體存儲(chǔ)器
4.1.1  半導(dǎo)體存儲(chǔ)器的分類
4.1.2  半導(dǎo)體存儲(chǔ)器的主要技術(shù)指標(biāo)
4.2  存儲(chǔ)器與CPU的連接
4.2.1  存儲(chǔ)器與CPU連接時(shí)要考慮的問(wèn)題
4.2.2  存儲(chǔ)器中的片選譯碼
4.2.3  其他信號(hào)線的連接
4.3  8088系統(tǒng)的存儲(chǔ)器
4.3.1  8088系統(tǒng)存儲(chǔ)器的結(jié)構(gòu)
4.3.2  8088系統(tǒng)存儲(chǔ)器的具體分配
4.4  存儲(chǔ)器的擴(kuò)展技術(shù)
4.4.1  高速緩沖存儲(chǔ)器
4.4.2  虛擬存儲(chǔ)器
本章小結(jié)
習(xí)題4
第5章  總線系統(tǒng)
5.1  總線的基本概念
5.2  總線分類
5.3  信息傳送方式
5.4  總線的仲裁
5.4.1  串行總線仲裁方式
5.4.2  并行總線仲裁方式
5.4.3  計(jì)數(shù)器仲裁方式
5.5  總線通信協(xié)議
5.5.1  讀存儲(chǔ)器總線周期
5.5.2  寫存儲(chǔ)器總線周期
5.5.3  讀I/O口總線周期
5.5.4  寫I/O口總線周期
5.6  總線標(biāo)準(zhǔn)化
5.7  常用的總線標(biāo)準(zhǔn)
5.7.1  ISA總線
5.7.2  IEEE 488總線
5.7.3  EISA總線
5.7.4  PCI局部總線
5.7.5  MultiBus總線
5.7.6  AGP總線
本章小結(jié)
習(xí)題5
第6章  輸入/輸出系統(tǒng)
6.1  概述
6.1.1  I/O接口的基本功能和結(jié)構(gòu)
6.1.2  I/O接口的端口地址及譯碼
6.2  I/O控制方式
6.2.1  程序控制方式
6.2.2  中斷控制方式
6.2.3  直接存儲(chǔ)器存取方式
6.3  串行通信
6.3.1  串行通信基本概念
6.3.2  串行通信接口標(biāo)準(zhǔn)
6.3.3  通用串行總線(USB)
6.4  可編程串行通信接口電路
6.4.1  概述
6.4.2  8251A可編程串行通信接口
6.5  并行通信
6.5.1  簡(jiǎn)單的并行輸入與輸出接口
6.5.2  并行通信接口8255A
本章小結(jié)
習(xí)題6
第7章  外部設(shè)備
7.1  常用輸入設(shè)備
7.1.1  鍵盤
7.1.2  鼠標(biāo)
7.2  常用輸出設(shè)備
7.2.1  顯示設(shè)備
7.2.2  打印機(jī)
7.3  外部存儲(chǔ)設(shè)備
7.3.1  磁表面存儲(chǔ)原理
7.3.2  硬磁盤存儲(chǔ)器
7.3.3  光盤存儲(chǔ)器
7.3.4  固態(tài)盤存儲(chǔ)器
7.4  常用網(wǎng)絡(luò)設(shè)備
7.4.1  串行通信接口與MODEM的連接
7.4.2  ADSL
本章小結(jié)
習(xí)題7
附錄A  ASCII字符表
參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) www.afriseller.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)