本書主要介紹基于FPGA數(shù)字信號處理的設計流程,探討數(shù)字信號處理算法在FPGA中的硬件設計與實現(xiàn),重點講述基于System Generator的FPGA開發(fā)及其構成模塊、圖形化工程設計流程及實現(xiàn)。本書立足于實踐,結合作者多年從事FPGA數(shù)字信號處理的設計和教學經驗,通過大量設計實例詳細探討了數(shù)字信號處理算法在FPGA硬件開發(fā)中的詳細設計流程(光盤內附詳細實例)。所有實例均在XILINX公司大學計劃Spartan-3E開發(fā)板上驗證通過。本書可作為使用XILINX產品開發(fā)數(shù)字信號處理系統(tǒng)的工程技術人員及項目管理人員等的參考書,也可作為有志于數(shù)字電路設計的高等院校高年級本科生和研究生的專業(yè)教材。