第五版前言
第一章 計算機系統(tǒng)概論
1.1 計算機的分類
1.2 計算機的發(fā)展簡史
1.2.1 計算機的五代變化
1.2.2 半導體存儲器的發(fā)展
1.2.3 微處理器的發(fā)展
1.2.4 計算機的性能指標
1.3 計算機的硬件
1.3.1 硬件組成要素
1.3.2 運算器
1.3.3 存儲器
1.3.4 控制器
1.3.5 適配器與輸入輸出設備
1.4 計算機的軟件
1.4.1 軟件的組成與分類
1.4.2 軟件的發(fā)展演變
1.5 計算機系統(tǒng)的層次結構
1.5.1 多級組成的計算機系統(tǒng)
1.5.2 軟件與硬件的邏輯等價性
本章小結
習題
第二章 運算方法和運算器
2.1 數(shù)據與文字的表示方法
2.1.1 數(shù)據格式
2.1.2 數(shù)的機器碼表示
2.1.3 字符與字符串的表示方法
2.1.4 漢字的表示方法
2.1.5 校驗碼
2.2 定點加法、減法運算
2.2.1 補碼加法
2.2.2 補碼減法
2.2.3 溢出概念與檢測方法
2.2.4 基本的二進制加法減法器
2.3 定點乘法運算
2.3.1 原碼并行乘法
2.3.2 直接補碼并行乘法
2.4 定點除法運算
2.4.1 原碼除法算法原理
2.4.2 并行除法器
2.5 定點運算器的組成
2.5.1 邏輯運算
2.5.2 多功能算術邏輯運算單元(ALU)
2.5.3 內部總線
2.5.4 定點運算器的基本結構
2.6 浮點運算方法和浮點運算器
2.6.1 浮點加法、減法運算
2.6.2 浮點乘法、除法運算
2.6.3 浮點運算流水線
2.6.4 浮點運算器實例
本章小結
習題
第三章多層次的存儲器
3.1 存儲器概述
3.1.1 存儲器的分類
3.1.2 存儲器的分級
3.1 -3主存儲器的技術指標
3,2SRAM存儲器
3.2.1 基本的靜態(tài)存儲元陣列
3.2.2 基本的SRAM邏輯結構
3.2.3 讀寫周期波形圖
3.3 DRAM存儲器
3.3.1 DBAM存儲元的記憶原理
3.3.2 DRAM芯片的邏輯結構
3.3.3 讀寫周期、刷新周期
3.3.4 存儲器容量的擴充
3.3.5 高級的DRAM結構
3.3.6 DRAM主存讀寫的正確性校驗
3.4 只讀存儲器和閃速存儲器
3.4.1 只讀存儲器ROM
3.4.2 FLASH存儲器
3.5 并行存儲器
3.5.1 雙端口存儲器
3.5.2 多模塊交叉存儲器
3.6 cache存儲器
3.6.1 cache基本原理
3.6.2 主存與cache的地址映射
3.6.3 替換策略
3.6.4 cache的寫操作策略
3.6.5 Pentium4的cache組織
3.7 虛擬存儲器
3.7.1 虛擬存儲器的基本概念
3.7.2 頁式虛擬存儲器
3.7.3 段式虛擬存儲器和段頁式虛擬存儲器
3.7.4 虛存的替換算法
3.8 奔騰系列機的虛存組織
3.8.1 存儲器模型
3.8.2 虛地址模式
3.8.3 分頁模式下的地址轉換
3.9 存儲保護
3.9.1 存儲區(qū)域保護
3.9.2 訪問方式保護
本章小結
習題
第四章指令系統(tǒng)
4.1 指令系統(tǒng)的發(fā)展與性能要求
4.1.1 指令系統(tǒng)的發(fā)展
4.1.2 對指令系統(tǒng)性能的要求
4.1.3 低級語言與硬件結構的關系
4.2 指令格式
4.2.1 操作碼
4.2.2 地址碼
4.2.3 指令字長度
4.2.4 指令助記符
4.2.5 指令格式舉例
4.3 操作數(shù)類型
4.3.1 -般的數(shù)據類型
4.3.2 Pentium數(shù)據類型
4.3.3 PowerPC數(shù)據類型
4.4 指令和數(shù)據的尋址方式
4.4.1 指令的尋址方式
4.4.2 操作數(shù)基本尋址方式
4.4.3 尋址方式舉例
4.5 典型指令
4.5.1 指令的分類
4.5.2 基本指令系統(tǒng)的操作
4.5.3 精簡指令系統(tǒng)
4.6 ARM匯編語言
本章小結
習題
第五章中央處理機
5.1 CPU的功能和組成
5.1.1 CPU的功能
5.1.2 CPU的基本組成
5.1.3 CPU中的主要寄存器
5.1 14操作控制器與時序產生器
5.2 指令周期
5.2.1 指令周期的基本概念
5.2.2 MOV指令的指令周期
5.2.3 LAD指令的指令周期
5.2.4 ADD指令的指令周期
5.2.5 STO指令的指令周期
5.2.6 JMP指令的指令周期
5.2.7 用方框圖語言表示指令周期
5.3 時序產生器和控制方式
5.3.1 時序信號的作用和體制
5.3.2 時序信號產生器
5.3.3 控制方式
5.4 微程序控制器
5.4.1 微程序控制原理
5.4.2 微程序設計技術
5.5 硬連線控制器
5.6 傳統(tǒng)CPU
5.6.1 Inte18088CPU
5.6.2 IBM370系列CPU
5.7 流水CPU
5.7.1 并行處理技術
5.7.2 流水CPU的結構
……
第六章 總線系統(tǒng)
第七章 外圍設備
第八章 輸入輸出系統(tǒng)
第九章 安騰高性能處理機體系結構
第十章 并行體系結構
參考文獻