注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁出版圖書科學(xué)技術(shù)計算機/網(wǎng)絡(luò)計算機組織與體系結(jié)構(gòu)計算機組成與結(jié)構(gòu)

計算機組成與結(jié)構(gòu)

計算機組成與結(jié)構(gòu)

定 價:¥39.80

作 者: 羅福強 主編
出版社: 人民郵電出版社
叢編項:
標(biāo) 簽: 大學(xué)教材 教材

ISBN: 9787115334848 出版時間: 2014-01-01 包裝: 平裝
開本: 16開 頁數(shù): 291 字?jǐn)?shù):  

內(nèi)容簡介

  本書以當(dāng)前主流微機技術(shù)為背景,全面介紹了計算機各功能子系統(tǒng)的邏輯結(jié)構(gòu)、組成和工作機制。本書分為10章。第1章概述了計算機的基本概念和計算機系統(tǒng)結(jié)構(gòu)、組成與實現(xiàn)的關(guān)系,分析了影響系統(tǒng)結(jié)構(gòu)設(shè)計的主要因素;第2章以定點加、減、乘、除、移位運算邏輯以及溢出判斷邏輯為重點,深入討論運算器的設(shè)計與組織方法;第3章介紹了指令系統(tǒng)及其設(shè)計方法;第4章介紹了組合邏輯控制器和微程序控制器的組成和工作原理,揭示了指令的執(zhí)行流程;第5章著重討論了主存儲器的設(shè)計方法;第6章介紹了存儲系統(tǒng)的結(jié)構(gòu),重點討論了并行存儲器、Cache、虛擬存儲器和磁盤存儲器的組成結(jié)構(gòu)和工作原理;第7章介紹了系統(tǒng)總線及其設(shè)計方法;第8章主要介紹了I/O接口的兩種工作方式中斷方式和DMA方式,討論了I/O接口的組成結(jié)構(gòu)與實現(xiàn)方法;第9章著重討論了流水線技術(shù)的相關(guān)概念及實現(xiàn)思路,同時介紹了向量流水處理機、超標(biāo)量和超流水處理機的結(jié)構(gòu)和特點;第10章介紹了陣列處理機和多處理機系統(tǒng)的結(jié)構(gòu)和特點。本書不僅描述計算機的組成與結(jié)構(gòu)原理,強調(diào)系統(tǒng)級的整機概念,還突出硬件產(chǎn)品的觀念,強化硬件設(shè)計和應(yīng)用。本書語言文字?jǐn)⑹龊啙嵙鲿?,沒有晦澀的術(shù)語,力求將艱深的理論問題描述得更加通俗易懂。與大多數(shù)同類教材不同,本書力爭把新技術(shù)融入其中,讓每一個閱讀本書的人都會有所收獲。本書可作為大專院校計算機類、自動化控制類、電子技術(shù)類相關(guān)專業(yè)學(xué)生的教材,也可作為從事計算機專業(yè)的工程技術(shù)人員的參考書。

作者簡介

暫缺《計算機組成與結(jié)構(gòu)》作者簡介

圖書目錄

第1章 計算機系統(tǒng)概述
1.1 計算機系統(tǒng)的組成及其層次結(jié)構(gòu)
1.1.1 計算機系統(tǒng)的基本組成
1.1.2 計算機的硬件系統(tǒng)
1.1.3 計算機的軟件系統(tǒng)
1.1.4 計算機系統(tǒng)的層次結(jié)構(gòu)
1.1.5 計算機系統(tǒng)的性能指標(biāo)
1.2 計算機系統(tǒng)結(jié)構(gòu)、組成與實現(xiàn)
1.2.1 計算機的系統(tǒng)結(jié)構(gòu)、組成與實現(xiàn)的定義與內(nèi)涵
1.2.2 計算機的系統(tǒng)結(jié)構(gòu)、組成與實現(xiàn)三者的相互影響
1.3 計算機系統(tǒng)結(jié)構(gòu)設(shè)計
1.3.1 計算機系統(tǒng)的設(shè)計思路
1.3.2 軟硬件取舍的基本原則
1.3.3 影響計算機系統(tǒng)結(jié)構(gòu)設(shè)計的主要因素
1.4 計算機系統(tǒng)結(jié)構(gòu)的分類及其發(fā)展
1.4.1 并行性的概念
1.4.2 并行處理系統(tǒng)與多機系統(tǒng)
1.4.3 計算機系統(tǒng)結(jié)構(gòu)的分類
1.4.4 計算機系統(tǒng)結(jié)構(gòu)的未來發(fā)展
1.5 本章小結(jié)
習(xí)題1

第2章 運算方法與運算器
2.1 計算機中的數(shù)據(jù)表示
2.1.1 計算機中常用數(shù)制
2.1.2 非數(shù)值型數(shù)據(jù)的表示
2.1.3 帶符號數(shù)的表示
2.1.4 定點數(shù)和浮點數(shù)
2.2 定點數(shù)加、減法運算
2.2.1 補碼定點加減運算方法
2.2.2 溢出判斷與移位
2.3 定點數(shù)乘、除法運算
2.3.1 原碼一位乘法
2.3.2 補碼一位乘法
2.3.3 原碼一位除法
2.3.4 補碼一位除法
2.4 浮點運算介紹
2.4.1 浮點數(shù)加減法
2.4.2 浮點數(shù)乘除法
2.5 運算器的組成與結(jié)構(gòu)
2.5.1 加法器
2.5.2 算術(shù)邏輯單元
2.5.3 定點運算器
2.5.4 浮點運算器
2.6 本章小結(jié)
習(xí)題2

第3章 尋址方式與指令系統(tǒng)
3.1 指令格式與指令系統(tǒng)設(shè)計
3.1.1 指令格式
3.1.2 指令字長
3.1.3 指令的地址碼
3.1.4 指令的操作碼
3.1.5 指令系統(tǒng)設(shè)計
3.2 指令和數(shù)據(jù)的尋址方式
3.2.1 指令的尋址方式
3.2.2 操作數(shù)的尋址方式
3.3 指令類型
3.3.1 數(shù)據(jù)傳送類指令
3.3.2 算術(shù)邏輯運算類指令
3.3.3 程序控制類指令
3.3.4 輸入/輸出類指令
3.3.5 串操作類指令
3.3.6 其他指令
3.4 CISC與RISC
3.4.1 按CISC方向發(fā)展與改進指令系統(tǒng)
3.4.2 按RISC方向發(fā)展與改進指令系統(tǒng)
3.4.3 Intel 80x86指令集的發(fā)展
3.5 本章小結(jié)
習(xí)題3

第4章 控制器
4.1 控制器的功能、組成及類型
4.1.1 控制器的功能
4.1.2 控制器的組成
4.1.3 控制器的類型
4.2 時序控制與信息傳送
4.2.1 時序系統(tǒng)的組成
4.2.2 時序控制方式
4.2.3 數(shù)據(jù)通路結(jié)構(gòu)
4.2.4 信息傳送及其微命令設(shè)置
4.2.5 信息傳送控制方式
4.3 指令的執(zhí)行流程
4.3.1 指令執(zhí)行的基本步驟
4.3.2 指令周期的設(shè)置
4.3.3 取指令周期的操作流程
4.3.4 指令執(zhí)行流程設(shè)計舉例
4.4 組合邏輯控制器
4.4.1 組合邏輯控制器的組成與運行原理
4.4.2 組合邏輯控制器的設(shè)計
4.4.3 組合邏輯控制器的時序系統(tǒng)
4.5 微程序控制器
4.5.1 微程序控制的基本原理
4.5.2 微指令的編碼方式
4.5.3 微地址的形成方式
4.5.4 微指令格式的設(shè)計
4.5.5 微程序設(shè)計
4.6 Intel CPU內(nèi)部組成的發(fā)展
4.6.1 Intel 8086的內(nèi)部組成
4.6.2 Intel 80286的內(nèi)部組成
4.6.3 Intel 80386的內(nèi)部組成
4.6.4 Intel 80486的內(nèi)部組成
4.6.5 Intel Pentium的內(nèi)部組成
4.6.6 Intel Pentium 4的內(nèi)部組成
4.7 本章小結(jié)
習(xí)題4

第5章 主存儲器
5.1 存儲器系統(tǒng)概述
5.1.1 存儲器的分類
5.1.2 存儲系統(tǒng)的層次結(jié)構(gòu)
5.1.3 存儲器的性能指標(biāo)
5.2 動態(tài)存儲單元與存儲芯片
5.2.1 動態(tài)MOS存儲單元
5.2.2 動態(tài)存儲器的刷新
5.2.3 DRAM動態(tài)存儲器芯片
5.3 半導(dǎo)體只讀存儲器與芯片
5.3.1 只讀存儲器的分類
5.3.2 E2PROM只讀存儲器
5.3.3 Flash只讀存儲器
5.4 主存儲器的設(shè)計與應(yīng)用
5.4.1 主存儲器設(shè)計的基本原則
5.4.2 主存儲器的邏輯設(shè)計
5.4.3 主存儲器與CPU的連接
5.5 本章小結(jié)
習(xí)題5

第6章 存儲器的結(jié)構(gòu)
6.1 并行主存儲器系統(tǒng)
6.1.1 單體多字方式的并行主存系統(tǒng)
6.1.2 多體交叉存取方式的并行主存系統(tǒng)
6.2 高速緩沖存儲器(Cache)
6.2.1 Cache的工作原理
6.2.2 Cache與主存儲器的地址映像
6.2.3 Cache的替換策略
6.2.4 Cache的性能與結(jié)構(gòu)
6.3 虛擬存儲器
6.3.1 虛擬存儲器概述
6.3.2 頁式虛擬存儲器
6.3.3 段式虛擬存儲器
6.3.4 段頁式虛擬存儲器
6.3.5 虛擬存儲器的工作過程
6.4 輔助存儲器
6.4.1 磁盤存儲器分類
6.4.2 磁盤的結(jié)構(gòu)與原理
6.4.3 磁盤性能指標(biāo)
6.4.4 光盤
6.4.5 U盤
6.5 本章小結(jié)
習(xí)題6

第7章 系統(tǒng)總線
7.1 總線概述
7.1.1 總線的功能
7.1.2 系統(tǒng)總線的分類
7.1.3 總線的性能指標(biāo)
7.2 系統(tǒng)總線的設(shè)計
7.2.1 系統(tǒng)總線的帶寬
7.2.2 系統(tǒng)總線的結(jié)構(gòu)
7.2.3 系統(tǒng)總線的時序控制
7.2.4 總線的仲裁
7.3 微型計算機的系統(tǒng)總線
7.3.1 微型計算機的前端總線
7.3.2 微型計算機的PCI總線
7.4 本章小結(jié)
習(xí)題7

第8章 輸入/輸出子系統(tǒng)
8.1 I/O接口概述
8.1.1 I/O接口的基本功能
8.1.2 I/O接口的分類
8.1.3 I/O接口技術(shù)的發(fā)展
8.2 I/O接口與中斷方式
8.2.1 中斷方式概述
8.2.2 中斷請求
8.2.3 中斷判優(yōu)邏輯的設(shè)計與實現(xiàn)
8.2.4 中斷響應(yīng)與中斷處理
8.2.5 中斷接口的組成
8.2.6 中斷控制器舉例Intel
8.2.7 中斷接口舉例Intel 8255和Intel
8.3 I/O接口與DMA方式
8.3.1 DMA方式的概念
8.3.2 DMA傳送方式與過程
8.3.3 DMA的硬件組織
8.3.4 DMA控制器的組成
8.3.5 DMA控制器舉例Intel
8.3.6 DMA接口在磁盤系統(tǒng)中的應(yīng)用
8.4 I/O接口與通道方式
8.4.1 通道的功能
8.4.2 通道的類型
8.4.3 通道的工作過程
8.5 本章小結(jié)
習(xí)題8

第9章 流水線技術(shù)
9.1 流水線的工作原理
9.1.1 指令解釋的一次重疊方式
9.1.2 指令解釋的流水方式
9.1.3 流水線的分類
9.1.4 流水線性能分析
9.2 流水線的相關(guān)性及其處理
9.2.1 流水線的相關(guān)性
9.2.2 流水線的相關(guān)性處理
9.2.3 非線性流水線的調(diào)度
9.3 向量流水處理機
9.3.1 向量流水處理機的結(jié)構(gòu)
9.3.2 向量處理機的性能指標(biāo)
9.4 超標(biāo)量與超流水線處理機
9.4.1 超標(biāo)量處理機
9.4.2 超流水線處理機
9.4.3 超標(biāo)量流水技術(shù)的實例Intel Pentium
9.5 本章小結(jié)
習(xí)題9

第10章 多處理機技術(shù)
10.1 陣列處理機
10.1.1 陣列處理機的結(jié)構(gòu)
10.1.2 陣列處理機的特點
10.1.3 互連網(wǎng)絡(luò)及其實現(xiàn)
10.2 多處理機系統(tǒng)
10.2.1 多處理機系統(tǒng)的特點
10.2.2 多處理機系統(tǒng)的分類
10.2.3 多處理機的操作系統(tǒng)
10.3 本章小結(jié)
習(xí)題10
參考文獻

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) www.afriseller.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號