注冊(cè) | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書科學(xué)技術(shù)工業(yè)技術(shù)無(wú)線電電子學(xué)、電信技術(shù)基于Quartus Prime的FPGA/CPLD數(shù)字系統(tǒng)設(shè)計(jì)實(shí)例(第3版)

基于Quartus Prime的FPGA/CPLD數(shù)字系統(tǒng)設(shè)計(jì)實(shí)例(第3版)

基于Quartus Prime的FPGA/CPLD數(shù)字系統(tǒng)設(shè)計(jì)實(shí)例(第3版)

定 價(jià):¥59.00

作 者: 周潤(rùn)景 編著
出版社: 電子工業(yè)出版社
叢編項(xiàng):
標(biāo) 簽: 暫缺

ISBN: 9787121294877 出版時(shí)間: 2016-07-01 包裝:
開本: 16開 頁(yè)數(shù): 384 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  本書以Altera公司全新推出的Quartus Prime 15.1為設(shè)計(jì)平臺(tái),結(jié)合大量的實(shí)例來(lái)介紹基于FPGA/CPLD數(shù)字系統(tǒng)的設(shè)計(jì)方法。書中的例子包含簡(jiǎn)單的數(shù)字邏輯電路實(shí)例、數(shù)字系統(tǒng)設(shè)計(jì)實(shí)例及復(fù)雜的數(shù)字控制系統(tǒng)設(shè)計(jì)實(shí)例,由淺入深地介紹了采用Quartus Prime 15.1進(jìn)行數(shù)字系統(tǒng)開發(fā)的設(shè)計(jì)流程、設(shè)計(jì)思想和設(shè)計(jì)技巧。

作者簡(jiǎn)介

  周潤(rùn)景教授,中國(guó)電子學(xué)會(huì)高級(jí)會(huì)員,IEEE/EMBS會(huì)員,國(guó)家自然科學(xué)基金項(xiàng)目“高速數(shù)字系統(tǒng)的信號(hào)與電源完整性聯(lián)合設(shè)計(jì)與優(yōu)化”等多項(xiàng)*家級(jí)、省部級(jí)科研項(xiàng)目負(fù)責(zé)人,主要從事模式識(shí)別與智能系統(tǒng)、控制工程的研究與教學(xué)工作,具有豐富的教學(xué)與科研經(jīng)驗(yàn)。

圖書目錄

第1章 FPGA設(shè)計(jì)基礎(chǔ)
1.1  數(shù)字集成電路的分類
1.2  標(biāo)準(zhǔn)邏輯器件
1.3  可編程邏輯器件
1.4  Quartus Prime簡(jiǎn)介
1.5V  HDL程序簡(jiǎn)介
第2章  Quartus Prime的使用
2.1  原理圖設(shè)計(jì)
2.2  文本編輯
2.3  混合編輯(自底向上)
2.4  混合編輯(自頂向下)
第3章  門電路設(shè)計(jì)范例
3.1  與非門電路
3.2  或非門電路
3.3  異或門電路
3.4  三態(tài)門電路
3.5  單向總線緩沖器
3.6  雙向總線緩沖器
第4章  組合邏輯電路設(shè)計(jì)范例
4.1  編碼器
4.2  譯碼器
4.3  數(shù)據(jù)選擇器
4.4  數(shù)據(jù)分配器
4.5  數(shù)值比較器
4.6  加法器
4.7  減法器
第5章  觸發(fā)器設(shè)計(jì)范例
5.1  RS觸發(fā)器
5.2  JK觸發(fā)器
5.3  D觸發(fā)器
5.4  T觸發(fā)器
第6章  時(shí)序邏輯電路設(shè)計(jì)范例
6.1  同步計(jì)數(shù)器
6.2  異步計(jì)數(shù)器
6.3  減法計(jì)數(shù)器
6.4 可逆計(jì)數(shù)器
6.5  可變模計(jì)數(shù)器
6.6  寄存器
6.7  鎖存器
6.8  移位寄存器
6.9  順序脈沖發(fā)生器
6.10  序列信號(hào)發(fā)生器
6.11  分頻器
第7章  存儲(chǔ)器設(shè)計(jì)范例
7.1  只讀存儲(chǔ)器(ROM)
7.2  隨機(jī)存儲(chǔ)器(RAM)
7.3  堆棧
7.4  FIFO
第8章  數(shù)字系統(tǒng)設(shè)計(jì)范例
8.1  跑馬燈設(shè)計(jì)
8.2  8位數(shù)碼掃描顯示電路設(shè)計(jì)
8.3  4×4鍵盤掃描電路設(shè)計(jì)
8.4  數(shù)字頻率計(jì)
8.5  乒乓球游戲機(jī)
8.6  交通控制器
8.7  數(shù)字鐘
8.8  自動(dòng)售貨機(jī)
8.9  出租車計(jì)費(fèi)器
8.10  電梯控制器
第9章  可參數(shù)化宏模塊及IP核的使用
9.1  ROM、RAM、FIFO的使用
9.2  乘法器、鎖相環(huán)的使用
9.3 正弦信號(hào)發(fā)生器的設(shè)計(jì)
9.4  NCO IP核的使用
第10章  深入使用Quartus Ⅱ開發(fā)軟件
10.1  使用ModelSim波形編輯器對(duì)VHDL設(shè)計(jì)進(jìn)行仿真
10.2  TimeQuest時(shí)序分析儀的用法
10.3  SignalTap Ⅱ嵌入式邏輯分析儀的使用
10.4  VHDL硬件設(shè)計(jì)調(diào)試
10.5  在VHDL設(shè)計(jì)中使用庫(kù)模塊
第11章  基于FPGA的射頻熱療系統(tǒng)
11.1  腫瘤熱療的生物學(xué)與物理技術(shù)概論
11.2  溫度場(chǎng)特性的仿真
11.3  射頻熱療系統(tǒng)設(shè)計(jì)
11.4  系統(tǒng)硬件電路設(shè)計(jì)
11.5  軟件實(shí)現(xiàn)
11.6  溫度場(chǎng)測(cè)量與控制的實(shí)驗(yàn)
11.7  結(jié)論
第12章  基于FPGA的直流電動(dòng)機(jī)伺服系統(tǒng)
12.1  電動(dòng)機(jī)控制發(fā)展情況
12.2  系統(tǒng)控制原理
12.3  算法設(shè)計(jì)
12.4  系統(tǒng)硬件設(shè)計(jì)原理
12.5  系統(tǒng)軟件設(shè)計(jì)原理
12.6  系統(tǒng)調(diào)試及結(jié)果分析
12.7  結(jié)論

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) www.afriseller.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)