電路圖是代碼的基礎,代碼是電路圖的描述,這是數(shù)字邏輯系統(tǒng)設計的基本思路。本書正是遵循這種思路,從電路出發(fā)系統(tǒng)地介紹了Verilog語言的知識。本書以通俗幽默的語言介紹了Verilog語言的基礎知識以及對應的電路設計技巧,其中重點強調了“看圖(電路圖)說話(寫Verilog代碼)”的思想。除了基本知識、可綜合語句、仿真驗證外,還講解了復雜系統(tǒng)設計方法,介紹了3種不同算法的DDS系統(tǒng)的設計。通過閱讀本書,讀者可以熟練、全面地掌握針對工程實踐的Verilog語言的知識,并且了解了系統(tǒng)算法與定點化、系統(tǒng)結構與電路設計等概念。在今后的工程實踐中,這些對于一個合格的數(shù)字邏輯設計工程師而言,都是必須掌握的知識。