注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當前位置: 首頁出版圖書科學技術工業(yè)技術無線電電子學、電信技術數(shù)字電子技術基礎(第2版)

數(shù)字電子技術基礎(第2版)

數(shù)字電子技術基礎(第2版)

定 價:¥49.50

作 者: 李雪飛 著
出版社: 清華大學出版社
叢編項: 全國普通高校電子信息與電氣學科基礎規(guī)劃教材
標 簽: 工學 教材 研究生/本科/??平滩?/td>

購買這本書可以去


ISBN: 9787302442745 出版時間: 2016-11-01 包裝: 平裝
開本: 16開 頁數(shù): 360 字數(shù):  

內容簡介

  本書在第一版內容的基礎上,增加了常用半導體器件的工作原理和開關特性,同時對其他章節(jié)的內容也進行了修改和完善,增加了大量的習題和參考答案,在每章的結尾增加了小結,使本書的內容更加完善,結構更加合理。全書共11章,具體的內容有: 邏輯代數(shù)基礎,常用半導體器件的工作原理和開關特性,門電路,組合邏輯電路,觸發(fā)器,時序邏輯電路,脈沖波形的產生與整形,數(shù)/模和模/數(shù)轉換,存儲器和可編程邏輯器件,VHDL語言基礎,VHDL在數(shù)字單元電路設計中的應用。書后附有參考答案。在附錄部分還介紹了EDA工具軟件MAX+plusⅡ使用簡介。本書編寫簡明扼要,內容深入淺出,注重能力的培養(yǎng)??梢宰鳛殡娮印㈦姎?、自動化、計算機、通信工程、機電一體化等相關專業(yè)的應用型普通本科生的教材,也可作為高等職業(yè)技術學院教材,還可供社會讀者閱讀。

作者簡介

暫缺《數(shù)字電子技術基礎(第2版)》作者簡介

圖書目錄

第1章邏輯代數(shù)基礎
1.1概述
1.1.1數(shù)字電路和模擬電路
1.1.2數(shù)字信號與邏輯電平
1.1.3脈沖波形與數(shù)字波形
1.2數(shù)制和碼制
1.2.1數(shù)制及數(shù)制間的轉換
1.2.2碼制
1.3邏輯代數(shù)中的基本運算
1.3.1邏輯與
1.3.2邏輯或
1.3.3邏輯非
1.3.4復合邏輯
1.4邏輯代數(shù)中的公式
1.4.1基本公式
1.4.2若干常用的公式
1.5邏輯代數(shù)中的基本定理
1.5.1代入定理
1.5.2反演定理
1.5.3對偶定理
1.6邏輯函數(shù)的表示方法
1.6.1邏輯函數(shù)
1.6.2邏輯真值表
1.6.3邏輯函數(shù)式
1.6.4卡諾圖
1.6.5邏輯圖
1.6.6各種表示方法間的互相轉換
1.7邏輯函數(shù)的化簡方法
1.7.1邏輯函數(shù)的種類及最簡形式
1.7.2公式法化簡
1.7.3卡諾圖法化簡
1.7.4具有無關項的邏輯函數(shù)及其化簡
小結
習題
第2章常用半導體器件的工作原理和開關特性
2.1半導體的基本知識
2.1.1半導體的特性
2.1.2本征半導體
2.1.3雜質半導體
2.2半導體二極管
2.2.1PN結及其單向導電性
2.2.2二極管的結構
2.2.3二極管的伏安特性
2.2.4二極管的主要參數(shù)
2.2.5二極管的應用
2.2.6二極管的開關特性
2.3半導體三極管
2.3.1三極管的結構
2.3.2三極管的電流放大作用
2.3.3三極管的輸入和輸出特性曲線
2.3.4三極管的主要參數(shù)
2.3.5三極管的開關特性
2.4場效應管
2.4.1結型場效應管
2.4.2絕緣柵場效應管
2.4.3場效應管的主要參數(shù)
2.4.4場效應管的開關特性
小結
習題
第3章門電路
3.1概述
3.2分立元器件門電路
3.2.1二極管與門
3.2.2二極管或門
3.2.3三極管非門
3.3TTL門電路
3.3.1TTL非門的電路結構和工作原理
3.3.2TTL非門的外特性
3.3.3其他類型的TTL門電路
3.3.4TTL系列門電路
3.4CMOS門電路
3.4.1CMOS反相器的電路結構和工作原理
3.4.2其他類型的CMOS門電路
3.4.3CMOS傳輸門電路的組成和工作原理
3.4.4CMOS系列門電路的性能比較
3.5集成門電路實用知識簡介
3.5.1多余輸入端的處理方法
3.5.2TTL電路與CMOS電路的接口
3.5.3門電路帶負載時的接口電路
小結
習題
第4章組合邏輯電路
4.1概述
4.2組合邏輯電路的分析和設計方法
4.2.1組合邏輯電路的分析方法
4.2.2組合邏輯電路的設計方法
4.3若干常用的組合邏輯電路
4.3.1編碼器
4.3.2譯碼器
4.3.3數(shù)據(jù)分配器
4.3.4數(shù)據(jù)選擇器
4.3.5加法器
4.3.6數(shù)值比較器
4.4組合邏輯電路中的競爭冒險現(xiàn)象
4.4.1競爭冒險現(xiàn)象
4.4.2競爭冒險現(xiàn)象的判別方法
4.4.3消除競爭冒險現(xiàn)象的方法
小結
習題
第5章觸發(fā)器
5.1概述
5.2觸發(fā)器的電路結構與動作特點
5.2.1基本RS觸發(fā)器的電路結構與動作特點
5.2.2同步RS觸發(fā)器的電路結構與動作特點
5.2.3主從RS觸發(fā)器的電路結構與動作特點
5.2.4主從JK觸發(fā)器的電路結構與動作特點
5.2.5邊沿觸發(fā)器
5.3觸發(fā)器的主要參數(shù)
5.4不同類型觸發(fā)器之間的轉換
5.4.1JK觸發(fā)器轉換成其他功能的觸發(fā)器
5.4.2D觸發(fā)器轉換成其他功能的觸發(fā)器
小結
習題
第6章時序邏輯電路
6.1概述
6.1.1時序邏輯電路的特點
6.1.2時序邏輯電路的組成和功能描述
6.1.3時序邏輯電路的分類
6.2時序邏輯電路的分析方法
6.2.1同步時序邏輯電路的分析方法
6.2.2異步時序邏輯電路的分析方法
6.3計數(shù)器
6.3.1同步計數(shù)器
6.3.2異步計數(shù)器
6.3.3任意進制計數(shù)器
6.4寄存器和移位寄存器
6.4.1寄存器
6.4.2移位寄存器
6.5移位寄存器型計數(shù)器
6.5.1環(huán)形計數(shù)器
6.5.2扭環(huán)形計數(shù)器
6.6順序脈沖發(fā)生器和序列信號發(fā)生器
6.6.1順序脈沖發(fā)生器
6.6.2序列信號發(fā)生器
6.7時序邏輯電路的設計方法
6.7.1同步時序電路的設計方法
6.7.2異步時序電路的設計方法
小結
習題
第7章脈沖波形的產生與整形
7.1概述
7.2555定時器
7.2.1555定時器的電路結構
7.2.2555定時器的工作原理
7.3施密特觸發(fā)器
7.3.1施密特觸發(fā)器的特點
7.3.2用555定時器構成的施密特觸發(fā)器
7.3.3集成施密特觸發(fā)器
7.3.4施密特觸發(fā)器的應用
7.4單穩(wěn)態(tài)觸發(fā)器
7.4.1單穩(wěn)態(tài)觸發(fā)器的特點
7.4.2用555定時器構成的單穩(wěn)態(tài)觸發(fā)器
7.4.3集成單穩(wěn)態(tài)觸發(fā)器
7.4.4單穩(wěn)態(tài)觸發(fā)器的應用
7.5多諧振蕩器
7.5.1多諧振蕩器的特點
7.5.2用555定時器構成的多諧振蕩器
7.5.3石英晶體多諧振蕩器
7.5.4壓控振蕩器
小結
習題
第8章數(shù)/模和模/數(shù)轉換
8.1概述
8.2數(shù)/模(D/A)轉換器
8.2.1D/A轉換器的主要電路形式
8.2.2D/A轉換器的輸出方式
8.2.3D/A轉換器的主要技術指標
8.2.4集成D/A轉換器
8.3模/數(shù)(A/D)轉換器
8.3.1A/D轉換器的基本工作原理
8.3.2A/D轉換器的主要電路形式
8.3.3A/D轉換器的主要技術指標
8.3.4集成A/D轉換器
小結
習題
第9章存儲器和可編程邏輯器件
9.1概述
9.1.1存儲器
9.1.2可編程邏輯器件
9.2只讀存儲器的分類及工作原理
9.2.1只讀存儲器的分類
9.2.2只讀存儲器的電路結構及工作原理
9.2.3常用的只讀存儲器
9.3隨機存儲器
9.3.1RAM的電路結構及工作原理
9.3.2RAM的存儲單元
9.3.3常用的隨機存儲器
9.4存儲器的擴展
9.4.1位擴展方式
9.4.2字擴展方式
9.5可編程邏輯器件
9.5.1PLD的電路表示法
9.5.2低密度可編程邏輯器件
9.5.3高密度可編程邏輯器件
9.6可編程邏輯器件的編程
9.6.1并口下載電纜ByteBlaster的內部電路與信號定義
9.6.2編程配置方式
小結
習題
第10章VHDL語言基礎
10.1概述
10.2VHDL設計實體的基本結構
10.2.1庫和程序包
10.2.2實體
10.2.3結構體
10.3VHDL語言規(guī)則
10.3.1VHDL文字規(guī)則
10.3.2VHDL數(shù)據(jù)類型
10.3.3VHDL數(shù)據(jù)對象
10.3.4VHDL運算符和操作符
10.4VHDL的順序語句和并行語句
10.4.1順序語句
10.4.2并行語句
小結
習題
第11章VHDL在數(shù)字單元電路設計中的應用
11.1組合邏輯電路的設計
11.1.1基本邏輯門電路的設計
11.1.2優(yōu)先編碼器的設計
11.1.338譯碼器的設計
11.1.4顯示譯碼器的設計
11.1.5數(shù)據(jù)選擇器的設計
11.1.6加法器的設計
11.1.7數(shù)值比較器的設計
11.2時序邏輯電路的設計
11.2.1觸發(fā)器的設計
11.2.2鎖存器的設計
11.2.3寄存器的設計
11.2.4計數(shù)器的設計
11.3存儲器的設計
11.3.1ROM的設計
11.3.2RAM的設計
小結
習題
附錄MAX+plusⅡ使用簡介
參考答案
參考文獻

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) www.afriseller.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號