注冊(cè) | 登錄讀書(shū)好,好讀書(shū),讀好書(shū)!
讀書(shū)網(wǎng)-DuShu.com
當(dāng)前位置: 首頁(yè)出版圖書(shū)科學(xué)技術(shù)工業(yè)技術(shù)無(wú)線電電子學(xué)、電信技術(shù)EDA技術(shù)及應(yīng)用

EDA技術(shù)及應(yīng)用

EDA技術(shù)及應(yīng)用

定 價(jià):¥49.00

作 者: 張瑾,李澤光,韓睿 著
出版社: 清華大學(xué)出版社
叢編項(xiàng): 高等學(xué)校電子信息類(lèi)專(zhuān)業(yè)系列教材
標(biāo) 簽: 暫缺

購(gòu)買(mǎi)這本書(shū)可以去


ISBN: 9787302488552 出版時(shí)間: 2018-02-01 包裝: 平裝
開(kāi)本: 16開(kāi) 頁(yè)數(shù): 225 字?jǐn)?shù):  

內(nèi)容簡(jiǎn)介

  本書(shū)系統(tǒng)地介紹電子系統(tǒng)設(shè)計(jì)的主流技術(shù)——EDA技術(shù)。全書(shū)共8章,分別為概述、CPLD/FPGA結(jié)構(gòu)與工作原理、VHDL結(jié)構(gòu)與要素、QuartusⅡ應(yīng)用指南、VHDL基本語(yǔ)句、VHDL設(shè)計(jì)、EDA技術(shù)應(yīng)用實(shí)例、EDA技術(shù)設(shè)計(jì)實(shí)驗(yàn)項(xiàng)目。本書(shū)的目標(biāo)是使讀者掌握應(yīng)用EDA技術(shù)設(shè)計(jì)電子系統(tǒng)的方法,形成EDA設(shè)計(jì)能力。本書(shū)避免對(duì)不常用語(yǔ)法的說(shuō)明,安排了大量例題、習(xí)題以及應(yīng)用實(shí)例,其中每個(gè)設(shè)計(jì)都提供了完整的程序代碼,程序均經(jīng)過(guò)仿真驗(yàn)證。第7章介紹了4個(gè)綜合系統(tǒng)的設(shè)計(jì)實(shí)例,所有設(shè)計(jì)完成硬件電路并且測(cè)試成功。本書(shū)可作為高等院校計(jì)算機(jī)類(lèi)、通信電子類(lèi)、自動(dòng)化類(lèi)以及相關(guān)專(zhuān)業(yè)的本科或研究生EDA課程教材,也可作為教師以及廣大科技工作者的參考用書(shū)。

作者簡(jiǎn)介

暫缺《EDA技術(shù)及應(yīng)用》作者簡(jiǎn)介

圖書(shū)目錄

第1章概述
1.1EDA技術(shù)及其發(fā)展
1.1.1EDA技術(shù)的含義
1.1.2EDA技術(shù)的優(yōu)勢(shì)
1.1.3EDA技術(shù)的發(fā)展歷程
1.2EDA技術(shù)四要素
1.2.1軟件開(kāi)發(fā)工具
1.2.2硬件描述語(yǔ)言
1.2.3大規(guī)??删幊踢壿嬈骷?br />1.2.4實(shí)驗(yàn)開(kāi)發(fā)系統(tǒng)
1.3EDA流程及工具
1.3.1源程序的編輯和輸入
1.3.2邏輯綜合和優(yōu)化
1.3.3目標(biāo)器件的布線/適配
1.3.4目標(biāo)器件的編程/下載
1.3.5設(shè)計(jì)過(guò)程中的仿真
1.3.6硬件仿真/硬件測(cè)試
1.4IP核
1.4.1軟核
1.4.2硬核
1.4.3固核
1.5EDA技術(shù)應(yīng)用展望
1.5.1EDA技術(shù)應(yīng)用于科研和新產(chǎn)品的開(kāi)發(fā)
1.5.2EDA技術(shù)應(yīng)用于專(zhuān)用集成電路的開(kāi)發(fā)
習(xí)題
第2章CPLD/FPGA結(jié)構(gòu)與工作原理
2.1CPLD
2.1.1CPLD的基本結(jié)構(gòu)
2.1.2CPLD實(shí)現(xiàn)邏輯的基本原理
2.2FPGA
2.2.1主要內(nèi)部資源
2.2.2FPGA的供電機(jī)制
2.2.3FPGA的配置
2.2.4器件的標(biāo)識(shí)方法說(shuō)明
2.3CPLD和FPGA的比較
習(xí)題
第3章VHDL結(jié)構(gòu)與要素
3.1VHDL概述
3.1.1一個(gè)設(shè)計(jì)實(shí)例
3.1.2設(shè)計(jì)實(shí)例的說(shuō)明與分析
3.2VHDL結(jié)構(gòu)
3.2.1庫(kù)、程序包和配置
3.2.2實(shí)體
3.2.3結(jié)構(gòu)體
3.3端口模式
3.4數(shù)據(jù)類(lèi)型
3.4.1VHDL的預(yù)定義數(shù)據(jù)類(lèi)型
3.4.2IEEE預(yù)定義標(biāo)準(zhǔn)邏輯位與標(biāo)準(zhǔn)邏輯矢量
3.4.3其他預(yù)定義標(biāo)準(zhǔn)數(shù)據(jù)類(lèi)型
3.4.4自行定義的數(shù)據(jù)類(lèi)型
3.5數(shù)據(jù)對(duì)象
3.5.1常量
3.5.2變量
3.5.3信號(hào)
3.5.4常量、變量、信號(hào)的比較
3.5.5進(jìn)程中的信號(hào)賦值與變量賦值
3.6操作符
3.6.1并置連接操作符
3.6.2邏輯操作符
3.6.3關(guān)系操作符
3.6.4算術(shù)操作符
3.6.5重載操作符
3.7文字規(guī)則
3.7.1基本規(guī)則
3.7.2數(shù)字型文字
3.7.3字符串型文字
3.7.4標(biāo)識(shí)符
3.7.5下標(biāo)名及下標(biāo)段名
3.7.6關(guān)鍵詞
習(xí)題
第4章QuartusⅡ應(yīng)用指南
4.1VHDL文本輸入設(shè)計(jì)流程
4.1.1建立工程文件夾和編輯文本
4.1.2創(chuàng)建工程
4.1.3全程編譯
4.1.4時(shí)序仿真
4.1.5應(yīng)用網(wǎng)表觀察器
4.1.6引腳鎖定
4.1.7基于USBBlaster編程下載器的配置文件下載
4.2原理圖輸入設(shè)計(jì)方法
4.2.1輸入設(shè)計(jì)項(xiàng)目和存盤(pán)
4.2.2將底層設(shè)計(jì)設(shè)置成可調(diào)用的元件
4.2.3全加器設(shè)計(jì)——頂層設(shè)計(jì)
4.2.4原理圖設(shè)計(jì)中總線的應(yīng)用
習(xí)題
第5章VHDL基本語(yǔ)句
5.1順序語(yǔ)句
5.1.1順序賦值語(yǔ)句
5.1.2IF語(yǔ)句
5.1.3CASE語(yǔ)句
5.1.4LOOP語(yǔ)句
5.1.5NEXT語(yǔ)句
5.1.6EXIT語(yǔ)句
5.1.7WAIT語(yǔ)句
5.2并行語(yǔ)句
5.2.1并行信號(hào)賦值語(yǔ)句
5.2.2進(jìn)程語(yǔ)句
5.2.3元件例化語(yǔ)句
5.2.4生成語(yǔ)句
習(xí)題
第6章VHDL設(shè)計(jì)
6.1基于CPLD/FPGA的數(shù)字電路設(shè)計(jì)中的幾個(gè)問(wèn)題
6.1.1建立和保持時(shí)間
6.1.2競(jìng)爭(zhēng)和冒險(xiǎn)
6.1.3復(fù)位與置位
6.1.4關(guān)于延時(shí)
6.1.5VHDL語(yǔ)言應(yīng)用技巧
6.2VHDL描述風(fēng)格
6.2.1結(jié)構(gòu)描述
6.2.2數(shù)據(jù)流描述
6.2.3行為描述
6.3組合邏輯電路設(shè)計(jì)
6.3.1門(mén)電路
6.3.2譯碼器
6.3.3全加器
6.3.4數(shù)據(jù)選擇器
6.3.5比較器
6.3.6總線緩沖器
6.4時(shí)序邏輯電路設(shè)計(jì)
6.4.1觸發(fā)器
6.4.2數(shù)碼寄存器和移位寄存器
6.4.3計(jì)數(shù)器
6.4.4m序列發(fā)生器
6.5狀態(tài)機(jī)的VHDL設(shè)計(jì)
6.5.1狀態(tài)機(jī)設(shè)計(jì)法的優(yōu)勢(shì)
6.5.2狀態(tài)機(jī)的形式
6.5.3狀態(tài)機(jī)的基本結(jié)構(gòu)
6.5.4一般狀態(tài)機(jī)的VHDL設(shè)計(jì)
6.5.5一個(gè)狀態(tài)機(jī)的設(shè)計(jì)實(shí)例
6.6LPM定制
6.6.1定制ROM
6.6.2定制PLL
6.6.3定制RAM
習(xí)題
第7章EDA技術(shù)應(yīng)用實(shí)例
7.1溫濕度自動(dòng)監(jiān)控系統(tǒng)設(shè)計(jì)
7.1.1系統(tǒng)設(shè)計(jì)方案
7.1.2溫濕度數(shù)據(jù)采集的控制——DHT11的驅(qū)動(dòng)
7.1.3BCD十六進(jìn)制譯碼器設(shè)計(jì)
7.1.4液晶顯示器的驅(qū)動(dòng)
7.1.5系統(tǒng)時(shí)鐘信號(hào)與液晶使能信號(hào)的產(chǎn)生
7.1.6系統(tǒng)頂層設(shè)計(jì)
7.2電機(jī)傳動(dòng)控制模擬系統(tǒng)設(shè)計(jì)
7.2.1設(shè)計(jì)方案一
7.2.2設(shè)計(jì)方案二
7.3自動(dòng)售貨機(jī)控制系統(tǒng)設(shè)計(jì)
7.3.1系統(tǒng)設(shè)計(jì)要求
7.3.2系統(tǒng)分析
7.3.3秒脈沖的產(chǎn)生
7.3.4自動(dòng)售貨機(jī)主控模塊設(shè)計(jì)
7.3.5顯示模塊設(shè)計(jì)
7.3.6系統(tǒng)頂層設(shè)計(jì)
7.4多功能音樂(lè)播放器設(shè)計(jì)
7.4.1系統(tǒng)設(shè)計(jì)方案
7.4.2分頻模塊
7.4.3選曲模塊設(shè)計(jì)
7.4.4地址發(fā)生器設(shè)計(jì)
7.4.5定制簡(jiǎn)譜數(shù)據(jù)的ROM
7.4.6簡(jiǎn)譜轉(zhuǎn)換成分頻數(shù)
7.4.7數(shù)控分頻和占空比調(diào)整設(shè)計(jì)
7.4.8基于點(diǎn)陣顯示屏的曲名顯示
7.4.9系統(tǒng)頂層設(shè)計(jì)
第8章EDA技術(shù)設(shè)計(jì)實(shí)驗(yàn)項(xiàng)目
設(shè)計(jì)一8位數(shù)碼掃描顯示電路
一、設(shè)計(jì)目的
二、設(shè)計(jì)內(nèi)容及要求
三、設(shè)計(jì)原理
四、思考
設(shè)計(jì)二直流電機(jī)的PWM控制
一、設(shè)計(jì)目的
二、設(shè)計(jì)內(nèi)容及要求
三、設(shè)計(jì)原理
四、思考
設(shè)計(jì)三基于VHDL狀態(tài)機(jī)的A/D采樣控制電路設(shè)計(jì)
一、設(shè)計(jì)目的
二、設(shè)計(jì)內(nèi)容及要求
三、設(shè)計(jì)原理
四、思考
設(shè)計(jì)四硬件樂(lè)曲演奏電路及擴(kuò)展設(shè)計(jì)——音樂(lè)播放器
一、設(shè)計(jì)目的
二、設(shè)計(jì)內(nèi)容及要求
三、設(shè)計(jì)原理
四、思考
設(shè)計(jì)五四人搶答電路與八路彩燈控制器
一、設(shè)計(jì)目的
二、設(shè)計(jì)內(nèi)容及要求
三、設(shè)計(jì)原理
四、思考
設(shè)計(jì)六交通燈控制系統(tǒng)設(shè)計(jì)
一、設(shè)計(jì)目的
二、設(shè)計(jì)內(nèi)容及要求
三、設(shè)計(jì)原理
四、思考
參考文獻(xiàn)

本目錄推薦

掃描二維碼
Copyright ? 讀書(shū)網(wǎng) www.afriseller.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號(hào) 鄂公網(wǎng)安備 42010302001612號(hào)