第1章 數字集成電路概述與Altera Quartus Prime開發(fā)流程
1.1 數字集成電路概述
1.2 Quartus Prime軟件綜述
1.3 設計輸入
1.4 約束輸入
1.5 綜合
1.6 布局布線
1.7 仿真
1.8 編程與配置
第2章 Altera Quartus Prime的使用
2.1 原理圖和圖表模塊編輯
2.2 文本編輯
2.3 混合編輯(自底向上)
2.4 混合編輯(自頂向下)
第3章 VHDL硬件描述語言
3.1 VHDL語言簡介和優(yōu)點
3.2 VHDL語言設計實體的基本結構
3.3 VHDL語言要素
3.4 VHDL順序語句
3.5 VHDL并行語句
3.6 VHDL子程序
3.7 VHDL的描述風格
3.8 狀態(tài)機的設計
第4章 門電路設計范例
4.1 與非門電路
4.2 或非門電路
4.3 異或門電路
4.4 三態(tài)門電路
4.5 單向總線緩沖器
4.6 雙向總線緩沖器
第5章 組合邏輯電路設計范例
5.1 編碼器
5.2 譯碼器
5.3 數據選擇器
5.4 數據分配器
5.5 數值比較器
5.6 加法器
5.7 減法器
第6章 寄存器、存儲器、鎖存器和觸發(fā)器的VHDL描述
6.1 寄存器
6.2 移位寄存器
6.3 只讀存儲器(ROM)
6.4 隨機存儲器(RAM)
6.5 堆棧
6.6 FIFO
6.7 鎖存器
6.8 RS觸發(fā)器
6.9 JK觸發(fā)器
6.10 D觸發(fā)器
6.11 T觸發(fā)器
第7章 計數器、信號發(fā)生器和分頻器的VHDL描述
7.1 計數器
7.2 可變模計數器
7.3 順序脈沖發(fā)生器
7.4 序列信號發(fā)生器
7.5 分頻器
第8章 數字系統(tǒng)設計范例
8.1 數字系統(tǒng)的基本結構
8.2 數字系統(tǒng)的設計方法
8.3 數字系統(tǒng)設計的一般過程
8.4 數字系統(tǒng)的設計準則
8.5 數字系統(tǒng)設計范例
第9章 可參數化宏模塊及IP核的使用
9.1 ROM、RAM、FIFO的使用
9.2 乘法器、鎖相環(huán)的使用
9.3 正弦波信號發(fā)生器
9.4 NCO IP核的使用
第10章 Quartus Prime的深度使用
10.1 使用ModelSim波形編輯器對VHDL設計進行仿真
10.2 TimeQuest時序分析儀的用法
10.3 SignalTap II嵌入式邏輯分析儀的使用
10.4 VHDL硬件設計調試
10.5 在VHDL設計當中使用庫模塊
第11章 基于FPGA的射頻熱療系統(tǒng)的設計
11.1 腫瘤熱療的生物學與物理學技術概論
11.2 溫度場特性的仿真
11.3 射頻熱療系統(tǒng)設計
11.4 系統(tǒng)硬件電路設計
11.5 軟件實現(xiàn)
11.6 溫度場測量與控制的實驗
第12章 基于FPGA的直流電動機伺服系統(tǒng)的設計
12.1 電動機控制發(fā)展情況
12.2 系統(tǒng)控制原理
12.3 算法設計
12.4 系統(tǒng)硬件設計原理
12.5 系統(tǒng)軟件設計原理
12.6 系統(tǒng)調試及結果分析
參考文獻