注冊 | 登錄讀書好,好讀書,讀好書!
讀書網(wǎng)-DuShu.com
當(dāng)前位置: 首頁出版圖書教育/教材/教輔教材高職高專教材數(shù)字電子技術(shù)(微課版)

數(shù)字電子技術(shù)(微課版)

數(shù)字電子技術(shù)(微課版)

定 價(jià):¥49.00

作 者: 嚴(yán)仲興,李淑萍
出版社: 清華大學(xué)出版社
叢編項(xiàng):
標(biāo) 簽: 暫缺

ISBN: 9787302593409 出版時(shí)間: 2022-01-01 包裝: 平裝-膠訂
開本: 16開 頁數(shù): 字?jǐn)?shù):  

內(nèi)容簡介

  本書共分9章,系統(tǒng)地介紹了數(shù)字電路基礎(chǔ)、邏輯門電路、組合邏輯電路、觸發(fā)器、時(shí)序邏輯電路、脈沖產(chǎn)生電路、半導(dǎo)體存儲器、數(shù)模與模數(shù)轉(zhuǎn)換以及綜合應(yīng)用項(xiàng)目設(shè)計(jì)與仿真。 本書語言精煉,深入淺出,強(qiáng)化數(shù)字集成電路的應(yīng)用,注重實(shí)踐,從具體實(shí)例出發(fā),加強(qiáng)理論與實(shí)際的結(jié)合,培養(yǎng)讀者的動手實(shí)踐能力。全書各知識點(diǎn)都配有同步的微課視頻,并提供配套的教學(xué)資源,包括可進(jìn)行仿真的電路原圖,所涉及案例實(shí)用性較強(qiáng)。 本書適合高等院校電力、電子、通信、機(jī)電一體化、計(jì)算機(jī)和電氣工程技術(shù)等專業(yè)及其他相關(guān)專業(yè)作為教材使用。

作者簡介

  嚴(yán)仲興,副教授,蘇州工業(yè)園區(qū)服務(wù)外包職業(yè)學(xué)院人工智能學(xué)院院長,長期在高職院校從事電子技術(shù)和計(jì)算機(jī)技術(shù)方面的教學(xué)與研究工作,具有30多年的職業(yè)教育與行政管理經(jīng)驗(yàn)。擅長使用C或C51開發(fā)基于單片機(jī)的控制系統(tǒng),資深的PHP開發(fā)與研究者,精通Java、J2EE、JSP、ASP等Web系統(tǒng)開發(fā)語言,對Linux嵌入式系統(tǒng)深有研究。主編《Java面向?qū)ο蟪绦蛟O(shè)計(jì)》《C 程序設(shè)計(jì)實(shí)訓(xùn)與教程》《單片機(jī)原理與應(yīng)用》《數(shù)字電路》等10余部教材。

圖書目錄

第1章數(shù)字電路基礎(chǔ)1
1.1數(shù)字電路概述1
1.1.1數(shù)字信號與數(shù)字電路1
1.1.2數(shù)字電路的特點(diǎn)2
1.1.3數(shù)字電路的分類2
1.1.4數(shù)字電路的發(fā)展趨勢及應(yīng)用3
1.2數(shù)制及編碼4
1.2.1數(shù)制4
1.2.2不同進(jìn)制數(shù)之間的轉(zhuǎn)換6
1.2.3編碼9
1.3邏輯函數(shù)及其化簡10
1.3.1邏輯代數(shù)概述10
1.3.2邏輯代數(shù)的基本運(yùn)算10
1.3.3邏輯代數(shù)的基本公式和運(yùn)算規(guī)則14
1.3.4邏輯函數(shù)的化簡17
1.3.5含隨意項(xiàng)的邏輯函數(shù)化簡24
1.3.6邏輯函數(shù)的表示方法25
本章小結(jié)27
習(xí)題27
第2章邏輯門電路30
2.1半導(dǎo)體的開關(guān)特性30
2.1.1二極管開關(guān)特性30
2.1.2三極管開關(guān)特性32
2.1.3場效應(yīng)管的開關(guān)特性33
2.2分立元件門電路34
2.2.1與門34
2.2.2或門36
2.2.3非門36數(shù)字電子技術(shù)(微課版)目錄
2.2.4復(fù)合門37
2.3TTL集成門電路38
2.3.1TTL與非門工作原理38
2.3.2TTL集電極開路門(OC門)40
2.3.3TTL三態(tài)門(TSL門)41
2.3.4TTL集成電路主要參數(shù)42
2.4CMOS集成門電路43
2.4.1CMOS反相器43
2.4.2CMOS邏輯門44
2.4.3CMOS傳輸門46
2.4.4CMOS漏極開路門、三態(tài)門47
2.4.5CMOS門電路的特點(diǎn)和在使用中應(yīng)注意的問題48
技能測試1: TTL集成邏輯門的邏輯功能與參數(shù)測試49
技能測試2: OC門和三態(tài)門的應(yīng)用51
本章小結(jié)54
習(xí)題54
第3章組合邏輯電路58
3.1組合邏輯電路的分析與設(shè)計(jì)58
3.1.1組合邏輯電路的基本概念58
3.1.2組合邏輯電路的分析方法59
3.1.3組合邏輯電路的設(shè)計(jì)方法60
3.1.4組合邏輯電路中的競爭冒險(xiǎn)61
3.2加法器62
3.2.1半加器63
3.2.2全加器63
3.2.3多位加法器65
3.2.4二進(jìn)制并行加/減運(yùn)算器67
3.3編碼器67
3.3.1編碼器原理68
3.3.2二進(jìn)制編碼器68
3.3.3集成編碼器69
3.3.4編碼器的應(yīng)用72
3.4譯碼器73
3.4.1二進(jìn)制譯碼器73
3.4.2二十進(jìn)制譯碼器76
3.4.3顯示譯碼器77
3.5數(shù)據(jù)選擇器81
3.5.1數(shù)據(jù)選擇器原理81
3.5.2集成數(shù)據(jù)選擇器82
3.6數(shù)據(jù)分配器85
3.6.1數(shù)據(jù)分配器原理85
3.6.2集成數(shù)據(jù)分配器86
技能測試1: 譯碼器和編碼器86
技能測試2: 半加器、全加器及數(shù)據(jù)分配器91
本章小結(jié)93
習(xí)題94
第4章觸發(fā)器96
4.1基本觸發(fā)器96
4.1.1觸發(fā)器的基本概念96
4.1.2基本RS觸發(fā)器97
4.2同步觸發(fā)器99
4.2.1同步RS觸發(fā)器99
4.2.2同步JK觸發(fā)器101
4.2.3同步D觸發(fā)器103
4.3主從觸發(fā)器105
4.3.1主從RS觸發(fā)器105
4.3.2主從JK觸發(fā)器107
4.3.3主從T觸發(fā)器110
4.4邊沿觸發(fā)器111
4.4.1邊沿D觸發(fā)器111
4.4.2邊沿JK觸發(fā)器113
4.5觸發(fā)器的相互轉(zhuǎn)換114
4.5.1JK觸發(fā)器轉(zhuǎn)換為RS、D和T觸發(fā)器114
4.5.2將D觸發(fā)器轉(zhuǎn)換為JK、T和RS觸發(fā)器116
技能測試: 觸發(fā)器應(yīng)用117
本章小結(jié)119
習(xí)題119
第5章時(shí)序邏輯電路121
5.1時(shí)序邏輯電路的基本原理121
5.1.1時(shí)序邏輯電路的結(jié)構(gòu)121
5.1.2時(shí)序邏輯電路的描述方法122
5.1.3時(shí)序邏輯電路分析122
5.2計(jì)數(shù)器126
5.2.1二進(jìn)制計(jì)數(shù)器126
5.2.2十進(jìn)制計(jì)數(shù)器130
5.2.3集成計(jì)數(shù)器簡介132
5.2.4集成計(jì)數(shù)器的應(yīng)用135
5.3寄存器140
5.3.1數(shù)碼寄存器140
5.3.2移位寄存器141
5.3.3移位寄存器構(gòu)成的移位型計(jì)數(shù)器143
5.4時(shí)序邏輯電路設(shè)計(jì)144
5.4.1同步時(shí)序邏輯電路的設(shè)計(jì)144
5.4.2異步時(shí)序邏輯電路的設(shè)計(jì)148
技能測試1: 計(jì)數(shù)器及其應(yīng)用151
技能測試2: 寄存器的應(yīng)用157
技能測試3: 順序脈沖發(fā)生器、交通燈控制器161
本章小結(jié)165
習(xí)題165
第6章脈沖產(chǎn)生電路168
6.1集成555定時(shí)器168
6.1.1集成555定時(shí)器簡介168
6.1.2555定時(shí)器電路結(jié)構(gòu)168
6.1.3555定時(shí)器工作原理170
6.2多諧振蕩器171
6.2.1由門電路構(gòu)成多諧振蕩器171
6.2.2由555定時(shí)器構(gòu)成多諧振蕩器173
6.2.3多諧振蕩器的應(yīng)用實(shí)例175
6.3單穩(wěn)態(tài)觸發(fā)器176
6.3.1由門電路構(gòu)成單穩(wěn)態(tài)觸發(fā)器176
6.3.2由555定時(shí)器構(gòu)成單穩(wěn)態(tài)觸發(fā)器179
6.3.3單穩(wěn)態(tài)觸發(fā)器的應(yīng)用180
6.4施密特觸發(fā)器182
6.4.1由門電路構(gòu)成的施密特觸發(fā)器182
6.4.2由555定時(shí)器構(gòu)成施密特觸發(fā)器184
6.4.3施密特觸發(fā)電路的應(yīng)用185
技能測試: 555應(yīng)用電路187
本章小結(jié)189
習(xí)題190
第7章半導(dǎo)體存儲器192
7.1隨機(jī)存取存儲器RAM192
7.1.1RAM的基本結(jié)構(gòu)192
7.1.2RAM的存儲單元195
7.1.3集成RAM的芯片197
7.1.4RAM的容量擴(kuò)展197
7.2只讀存儲器ROM199
7.2.1ROM的分類199
7.2.2ROM的結(jié)構(gòu)及工作原理200
7.2.3ROM的應(yīng)用201
技能測試: 讀/寫RAM206
本章小結(jié)208
習(xí)題208
第8章數(shù)模與模數(shù)轉(zhuǎn)換209
8.1概述209
8.2D/A轉(zhuǎn)換器210
8.2.1D/A轉(zhuǎn)換的基本原理210
8.2.2典型D/A轉(zhuǎn)換電路210
8.2.3D/A轉(zhuǎn)換器中的電子開關(guān)215
8.2.4D/A轉(zhuǎn)換器的主要性能參數(shù)215
8.2.5集成D/A轉(zhuǎn)換器及應(yīng)用217
8.3A/D轉(zhuǎn)換器220
8.3.1A/D轉(zhuǎn)換器的基本原理220
8.3.2典型A/D轉(zhuǎn)換電路221
8.3.3A/D轉(zhuǎn)換器的主要技術(shù)指標(biāo)227
8.3.4集成A/D轉(zhuǎn)換器及應(yīng)用228
技能測試1: D/A轉(zhuǎn)換器230
技能測試2: A/D轉(zhuǎn)換器233
本章小結(jié)234
習(xí)題235
第9章綜合應(yīng)用項(xiàng)目設(shè)計(jì)與仿真237
9.1可編程定時(shí)報(bào)警器的設(shè)計(jì)與仿真237
9.1.1設(shè)計(jì)要求237
9.1.2任務(wù)分析及電路框圖237
9.1.3電路各模塊設(shè)計(jì)238
9.1.4電路功能仿真241
9.2數(shù)字頻率計(jì)的設(shè)計(jì)與仿真243
9.2.1設(shè)計(jì)要求243
9.2.2任務(wù)分析及電路框圖244
9.2.3電路各模塊設(shè)計(jì)245
9.2.4電路功能仿真248
參考文獻(xiàn)251

本目錄推薦

掃描二維碼
Copyright ? 讀書網(wǎng) www.afriseller.com 2005-2020, All Rights Reserved.
鄂ICP備15019699號 鄂公網(wǎng)安備 42010302001612號